基于FPGA的北斗信号捕获与跟踪算法研究
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究背景及意义 | 第7页 |
| ·北斗系统发展现况 | 第7-9页 |
| ·研究内容和论文结构 | 第9-11页 |
| 第二章 接收机工作原理 | 第11-17页 |
| ·卫星定位的几何原理 | 第11-12页 |
| ·“北斗二号”B1 信号结构 | 第12-15页 |
| ·载波 | 第12页 |
| ·测距码 | 第12-15页 |
| ·导航电文与二次编码 | 第15页 |
| ·北斗接收机结构 | 第15-16页 |
| ·本章小结 | 第16-17页 |
| 第三章 北斗信号捕获算法研究 | 第17-29页 |
| ·北斗信号捕获原理 | 第17-18页 |
| ·北斗信号时域串行捕获算法 | 第18-20页 |
| ·北斗信号频域并行捕获算法 | 第20-22页 |
| ·改进的时域捕获算法 | 第22-24页 |
| ·电文比特跳变对捕获的影响 | 第24-28页 |
| ·本章小结 | 第28-29页 |
| 第四章 北斗信号跟踪算法研究 | 第29-41页 |
| ·跟踪环基本原理 | 第30-37页 |
| ·载波环鉴别器 | 第30-33页 |
| ·码环鉴别器 | 第33-36页 |
| ·环路滤波器 | 第36-37页 |
| ·压控振荡器 | 第37页 |
| ·跟踪检测 | 第37-39页 |
| ·本章小结 | 第39-41页 |
| 第五章 基于 FPGA 的系统设计与测试 | 第41-55页 |
| ·开发环境介绍 | 第41-42页 |
| ·系统各模块的设计 | 第42-50页 |
| ·基于 FPGA 的载波生成器设计 | 第42-43页 |
| ·基于 FPGA 的测距码生成器设计 | 第43-45页 |
| ·基于 FPGA 的数字混频器设计 | 第45-46页 |
| ·基于 FPGA 的数字相关器设计 | 第46-47页 |
| ·基于 FPGA 的载波环鉴别器设计 | 第47-48页 |
| ·基于 FPGA 的码环鉴别器设计 | 第48-50页 |
| ·基于 FPGA 的环路滤波器设计 | 第50页 |
| ·系统的仿真与测试 | 第50-54页 |
| ·本章小结 | 第54-55页 |
| 第六章 结束语 | 第55-57页 |
| ·工作总结 | 第55页 |
| ·研究展望 | 第55-57页 |
| 致谢 | 第57-59页 |
| 参考文献 | 第59-62页 |