基于闪存的大容量存储系统设计
| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-17页 |
| ·课题背景与研究意义 | 第7页 |
| ·存储介质性能比较 | 第7-9页 |
| ·大容量固态存储系统研究现状 | 第9-14页 |
| ·大容量固态存储系统发展的主要技术 | 第9-10页 |
| ·国外大容量固态存储器现状 | 第10-13页 |
| ·国内大容量固态存储器现状 | 第13-14页 |
| ·本文的研究内容及组织结构 | 第14-17页 |
| 第二章 存储系统方案设计 | 第17-25页 |
| ·闪存芯片介绍与选型 | 第17-19页 |
| ·闪存的分类与特征 | 第17页 |
| ·NOR和NAND闪存的性能比较 | 第17-19页 |
| ·NAND型闪存K9KAG08U0M | 第19-20页 |
| ·设计需求 | 第20-21页 |
| ·大容量存储系统总体方案 | 第21-22页 |
| ·关键技术 | 第22-25页 |
| 第三章 存储系统硬件设计 | 第25-39页 |
| ·逻辑控制单元设计 | 第25-27页 |
| ·逻辑控制器的选型 | 第25-26页 |
| ·FPGA硬件设计 | 第26-27页 |
| ·存储阵列的硬件实现 | 第27-28页 |
| ·图像数据输入接口设计 | 第28-29页 |
| ·图像附加信息输入接口设计 | 第29页 |
| ·图像输出接口设计 | 第29-32页 |
| ·器件与传输模式的选择 | 第30-31页 |
| ·USB2.0接口电路设计 | 第31-32页 |
| ·命令和状态接口设计 | 第32-34页 |
| ·CAN控制芯片简介 | 第32-33页 |
| ·MCP2510内部结构及工作原理 | 第33页 |
| ·CAN总线硬件电路设计 | 第33-34页 |
| ·数据缓冲电路设计 | 第34-36页 |
| ·缓冲结构的特点与比较 | 第34-35页 |
| ·乒乓缓冲结构的实现 | 第35-36页 |
| ·供电设计 | 第36-39页 |
| ·供电电路 | 第36-37页 |
| ·供电原理图设计 | 第37-38页 |
| ·复位电路设计 | 第38-39页 |
| 第四章 存储系统控制逻辑设计 | 第39-61页 |
| ·控制逻辑总体结构 | 第39页 |
| ·FLASH读写逻辑设计 | 第39-43页 |
| ·FLASH阵列的写操作 | 第39-41页 |
| ·FLASH阵列的读操作 | 第41-42页 |
| ·FLASH阵列的擦除操作 | 第42-43页 |
| ·闪存阵列的无效块管理 | 第43-46页 |
| ·闪存的ECC校验 | 第46-47页 |
| ·并行总线和流水线技术的FPGA实现 | 第47-48页 |
| ·FPGA内部软FIFO的使用 | 第48-51页 |
| ·串口通信(UART)设计 | 第51-53页 |
| ·CAN接口控制逻辑设计 | 第53-57页 |
| ·USB固件程序和驱动设计 | 第57-61页 |
| ·USB固件程序 | 第57-59页 |
| ·驱动程序 | 第59-61页 |
| 第五章 PCB设计与系统调试 | 第61-67页 |
| ·系统PCB设计 | 第61-62页 |
| ·系统调试 | 第62-67页 |
| 第六章 总结与展望 | 第67-69页 |
| ·总结 | 第67页 |
| ·进一步研究的改进 | 第67-68页 |
| ·结束语 | 第68-69页 |
| 参考文献 | 第69-73页 |
| 攻读硕士期间发表的论文 | 第73-75页 |
| 致谢 | 第75页 |