摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 绪论 | 第8-13页 |
·课题背景及来源 | 第8页 |
·DSP技术在雷达中的应用 | 第8-10页 |
·CAN总线技术在雷达中的应用 | 第10-11页 |
·本课题主要内容 | 第11-13页 |
第2章 ADSP TS101 介绍 | 第13-20页 |
·TigerSHARC TS101 处理器简介 | 第13-14页 |
·TigerSHARC I/O资源 | 第14-16页 |
·TigerSHARC中断 | 第14-15页 |
·TigerSHARC DSP处理器链路口 | 第15-16页 |
·软件开发系统及流程 | 第16-18页 |
·TigerSHARC复位与引导 | 第18页 |
·本章小结 | 第18-20页 |
第3章 雷达工作流程控制及Visual C++编程界面 | 第20-28页 |
·雷达信号处理机硬件组成 | 第20-21页 |
·雷达工作模式及其切换 | 第21-25页 |
·雷达控制器工作过程 | 第21-22页 |
·搜索周期时雷达控制器的工作流程 | 第22-25页 |
·Visual C++编程CAN总线测试界面 | 第25-27页 |
·Visual C++下基于对话框的MFC应用程序编程 | 第25-26页 |
·CAN总线测试界面编程 | 第26-27页 |
·本章小结 | 第27-28页 |
第4章 雷达信号处理机的传输及引导程序设计与实现 | 第28-45页 |
·TigerSHARC DSP DMA传输 | 第28-35页 |
·TigerSHARC DMA控制器与传输控制块 | 第28-30页 |
·一维和二维链路口DMA传输 | 第30-31页 |
·外部DMA传输 | 第31-33页 |
·链式DMA传输 | 第33-35页 |
·TigerSHARC DSP的程序引导模式及工程实现 | 第35-39页 |
·TigerSHARC DSP的程序引导模式 | 第35-36页 |
·多片TigerSHARC DSP引导的工程实现 | 第36-39页 |
·Flash芯片的烧写 | 第39-44页 |
·Flash芯片介绍及Intel公司28F320J5 性能 | 第39-41页 |
·Flash芯片28F320J5 烧写的工程实现 | 第41-44页 |
·本章小结 | 第44-45页 |
第5章 CAN总线在雷达控制器中的应用 | 第45-59页 |
·场总线及CAN总线概述 | 第45-49页 |
·种现场总线介绍及性能比较 | 第45-47页 |
·CAN总线概述 | 第47-49页 |
·CAN总线的工程设计 | 第49-50页 |
·CAN总线控制器SJA1000 应用及工程实现 | 第50-56页 |
·SJA1000 时序读写时序分析及Modelsim时序仿真 | 第50-52页 |
·CAN总线控制器SJA1000 初始化 | 第52-55页 |
·CAN总线控制器SJA1000 的发送 | 第55页 |
·CAN总线控制器SJA1000 的接收 | 第55-56页 |
·K-7120 接收/发送测试与CAN总线通信的实现 | 第56-58页 |
·本章小结 | 第58-59页 |
结论 | 第59-60页 |
参考文献 | 第60-64页 |
致谢 | 第64-65页 |
个人简历 | 第65页 |