数据值预测与存储器预取技术研究
| 摘要 | 第1-6页 |
| Abstract | 第6-15页 |
| 第1章 绪论 | 第15-44页 |
| ·课题背景和研究的意义 | 第15-17页 |
| ·数据值预测技术 | 第17-31页 |
| ·预测技术产生的背景 | 第17-19页 |
| ·数据值局部性的概念 | 第19-22页 |
| ·基于值局部性预测技术的分类 | 第22-31页 |
| ·Memory的预取技术 | 第31-42页 |
| ·产生的背景 | 第31-33页 |
| ·基于软件的预取技术 | 第33-35页 |
| ·基于硬件的预取技术 | 第35-41页 |
| ·混合的预取技术 | 第41-42页 |
| ·本文的主要研究内容 | 第42-43页 |
| ·论文结构 | 第43-44页 |
| 第2章 马尔可夫模型的数据值预测方案 | 第44-71页 |
| ·数据值的局部性 | 第44-45页 |
| ·马尔可夫链 | 第45-48页 |
| ·马尔可夫过程 | 第45-46页 |
| ·马尔可夫链与转移概率 | 第46-48页 |
| ·数据值预测的马尔可夫模型建立 | 第48-52页 |
| ·数据值预测的数学描述 | 第48-50页 |
| ·数学模型中的参数设计 | 第50-52页 |
| ·预测器的设计 | 第52-61页 |
| ·预测执行单元 | 第53-55页 |
| ·重发射机制 | 第55-58页 |
| ·过滤单元 | 第58-59页 |
| ·数据值预取的工作过程 | 第59-61页 |
| ·实验及结果分析 | 第61-70页 |
| ·仿真平台与测试基准程序 | 第61-62页 |
| ·数据流的方向性 | 第62-64页 |
| ·滑动窗的大小对预测精度的影响 | 第64-65页 |
| ·数据槽的深度对预测精度的影响 | 第65-66页 |
| ·入口地址容量大小的选择 | 第66页 |
| ·过滤器对预测覆盖率的影响 | 第66-67页 |
| ·不同预测器的性能对比分析 | 第67-70页 |
| ·本章小结 | 第70-71页 |
| 第3章 块最后访问指令跟踪预取技术研究 | 第71-93页 |
| ·存储器的数据预取 | 第71-72页 |
| ·基于块最后访问指令跟踪的预取技术 | 第72-84页 |
| ·对及时性问题的预测方案 | 第73-75页 |
| ·及时性问题的预测器结构 | 第75-80页 |
| ·准确性的预测方案 | 第80-82页 |
| ·LBAI中的连续预取 | 第82-84页 |
| ·LBAI预取的Cache系统结构 | 第84-85页 |
| ·实验结果分析 | 第85-92页 |
| ·块的访问间隔与沉寂态时间分布 | 第86-88页 |
| ·主-缓冲Cache结构对缺失率的影响 | 第88-89页 |
| ·预测精度及存储器的平均访问时间 | 第89-92页 |
| ·本章小结 | 第92-93页 |
| 第4章 多媒体处理的双核SoC系统设计 | 第93-123页 |
| ·多媒体处理器的分类 | 第94-95页 |
| ·多媒体处理的双核SoC结构设计 | 第95-106页 |
| ·SoC系统的整体结构 | 第96页 |
| ·RISC CPU核的设计 | 第96-98页 |
| ·DSP核的设计 | 第98-100页 |
| ·系统的通信原理及存储器的一致性 | 第100-102页 |
| ·哈佛体系结构Cache控制器设计 | 第102-106页 |
| ·超长指令字(VLIW)中的并行技术研究 | 第106-113页 |
| ·MPEG解码对处理器的性能要求 | 第107-108页 |
| ·多媒体处理器中的并行性 | 第108-113页 |
| ·基于步距的混合预取方案 | 第113-121页 |
| ·存储器的一致性对数据预取的影响 | 第114-115页 |
| ·多媒体处理中数据流结构对预取的影响 | 第115-118页 |
| ·基于步距的混合预取结构方案 | 第118-121页 |
| ·本章小结 | 第121-123页 |
| 结论 | 第123-125页 |
| 参考文献 | 第125-136页 |
| 攻读博士学位期间所发表的论文 | 第136-138页 |
| 致谢 | 第138-139页 |
| 个人简历 | 第139页 |