一种基于FPGA的ATM交换系统的设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-9页 |
| ·引言 | 第7页 |
| ·研究背景和意义 | 第7-8页 |
| ·论文的主要工作和章节安排 | 第8-9页 |
| 第二章 交换技术研究 | 第9-25页 |
| ·交换技术体制 | 第9-14页 |
| ·电路交换 | 第9-10页 |
| ·分组交换 | 第10页 |
| ·ATM 交换 | 第10-13页 |
| ·IP 交换 | 第13-14页 |
| ·ATM 协议层次结构 | 第14-15页 |
| ·交换结构 | 第15-20页 |
| ·时分交换结构 | 第15-17页 |
| ·空分交换结构 | 第17-20页 |
| ·交换结构的缓存策略 | 第20-23页 |
| ·输出缓存 | 第20-21页 |
| ·输入缓存 | 第21-23页 |
| ·交换结构和缓存策略的选择 | 第23-24页 |
| ·本章小结 | 第24-25页 |
| 第三章 ATM 交换系统的设计 | 第25-45页 |
| ·交换系统概述 | 第25页 |
| ·交换单元 | 第25-34页 |
| ·交换模块 | 第26-34页 |
| ·外部接口时序关系 | 第34页 |
| ·传输管理单元 | 第34-42页 |
| ·路由处理及VOQ 处理模块概述 | 第35-36页 |
| ·路由处理及VOQ 处理模块缓冲模式 | 第36页 |
| ·路由处理及VOQ 处理模块功能划分 | 第36-42页 |
| ·MMSP 模块 | 第42-43页 |
| ·MCU 接口以及其他辅助电路 | 第43页 |
| ·QOS 保证及拥塞处理策略 | 第43-44页 |
| ·本章小结 | 第44-45页 |
| 第四章 ATM 交换系统的实现 | 第45-67页 |
| ·交换系统概述 | 第45页 |
| ·交换系统硬件实现平台 | 第45-48页 |
| ·交换系统母板 | 第46页 |
| ·STM-1 接口板 | 第46-48页 |
| ·CPU 接口板 | 第48页 |
| ·交换系统信元格式 | 第48-49页 |
| ·交换结构的FPGA 实现 | 第49-63页 |
| ·设计工具介绍 | 第50-53页 |
| ·硬件描述语言VHDL | 第53-55页 |
| ·VOQ 模块的FPGA 实现 | 第55-58页 |
| ·iDRM 调度模块的FPGA 实现 | 第58-60页 |
| ·Crossbar 交换结构的FPGA 实现 | 第60-63页 |
| ·交换系统的测试 | 第63-65页 |
| ·交换功能测试 | 第63-64页 |
| ·组播功能测试 | 第64页 |
| ·优先级功能测试 | 第64-65页 |
| ·性能指标的测试 | 第65页 |
| ·系统研究结果分析 | 第65-66页 |
| ·本章小结 | 第66-67页 |
| 第五章 结束语 | 第67-69页 |
| 致谢 | 第69-71页 |
| 参考文献 | 第71-74页 |