基于FPGA的低成本图像采集处理系统的开发
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 综述 | 第8-11页 |
| ·本课题的研究目的和实际意义 | 第8-9页 |
| ·课题研究方案 | 第9-10页 |
| ·课题研究的内容及本文章节的安排 | 第10页 |
| ·课题研究的主要任务以及本人主要工作 | 第10-11页 |
| 第二章 系统总体框架搭建 | 第11-16页 |
| ·系统平台的开发流程 | 第11页 |
| ·硬件设计 | 第11-14页 |
| ·硬件设计流程 | 第11-12页 |
| ·主板硬件电路设计 | 第12-13页 |
| ·子板硬件电路设计(图像采集卡电路设计) | 第13-14页 |
| ·软件设计 | 第14-16页 |
| 第三章 FPGA芯片的VERILOG HDL设计 | 第16-48页 |
| ·EDA简介 | 第16-19页 |
| ·EDA简介 | 第16页 |
| ·EDA设计流程 | 第16-18页 |
| ·EDA技术的应用和展望 | 第18-19页 |
| ·FPGA设计 | 第19-26页 |
| ·Verilog HDL语言设计介绍 | 第19-20页 |
| ·FPGA的设计流程 | 第20-22页 |
| ·FPGA数字逻辑设计的几个要点 | 第22-26页 |
| ·模块总体结构设计 | 第26-28页 |
| ·数字图像处理技术概念 | 第26-27页 |
| ·视频信号处理框架 | 第27-28页 |
| ·基于ITU656格式的信号数据转换模块设计 | 第28-40页 |
| ·SAA7113的初始化 | 第28-31页 |
| ·图像数据采集 | 第31-40页 |
| ·图像处理模块设计 | 第40-47页 |
| ·静止图像压缩标准JPEG | 第40-41页 |
| ·FDCT和IDCT变换 | 第41-42页 |
| ·量化 | 第42-43页 |
| ·Huffman编码 | 第43-44页 |
| ·图像的数据格式 | 第44-47页 |
| ·视频流的形成 | 第47页 |
| ·传输模块 | 第47-48页 |
| 第四章 系统的硬件设计 | 第48-64页 |
| ·硬件设计方案 | 第48-49页 |
| ·主板电路设计 | 第49-51页 |
| ·子板(视频信号源)设计 | 第51-53页 |
| ·制板 | 第53-57页 |
| ·电源、地线设计 | 第53-55页 |
| ·布局、布线 | 第55-57页 |
| ·系统的电路性能 | 第57-63页 |
| ·信号完整性分析 | 第57-62页 |
| ·电磁兼容性分析 | 第62-63页 |
| ·实际布板解决方法 | 第63-64页 |
| 第五章 总结与展望 | 第64-67页 |
| ·系统平台的验证及工作总结 | 第64-66页 |
| ·展望 | 第66-67页 |
| 参考文献 | 第67-68页 |
| 致谢 | 第68-69页 |
| 攻读学位期间发表的论文 | 第69页 |