基于连续相位调制的串行级联系统
创新性声明 | 第1页 |
关于论文使用授权的说明 | 第2-3页 |
摘 要 | 第3-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-15页 |
·数字通信中的调制技术和编码技术 | 第7-11页 |
·基于连续相位调制的串行级联系统的系统模型 | 第11-14页 |
·并行级联卷积码 | 第12-13页 |
·串行级联系统 | 第13页 |
·基于连续相位调制的串行级联系统的提出 | 第13-14页 |
·本论文的工作安排 | 第14-15页 |
第二章 串行级联 CPM 系统的系统模型 | 第15-29页 |
·CPM的基本概念 | 第15-20页 |
·CPM信号的定义 | 第15-16页 |
·几种相位脉冲 | 第16-18页 |
·CPM信号的频谱 | 第18页 |
·CPM信号的性能 | 第18-20页 |
·CPM信号的分解模型 | 第20-24页 |
·无记忆调制器MM的输入 | 第21-23页 |
·连续相位编码器 | 第23-24页 |
·基于卷积码的串行级联CPM系统 | 第24-27页 |
·本章小结 | 第27-29页 |
第三章 基于递归 MSK 的LDPC 码设计 | 第29-37页 |
·串行级联系统模型 | 第29-30页 |
·RCPEMSK解调器中的错误相关性 | 第30-31页 |
·递归MSK串行级联系统中LDPC码的设计准则 | 第31-35页 |
·交织结构 | 第33页 |
·修正RA结构 | 第33-35页 |
·本章小结 | 第35-37页 |
第四章 连续相位调制串行级联系统的实现与应用 | 第37-51页 |
·串行级联系统硬件设计 | 第39-43页 |
·系统硬件介绍 | 第39-42页 |
·主要芯片介绍 | 第42-43页 |
·CPM调制解调实现 | 第43-49页 |
·CPM调制实现 | 第44页 |
·CPM的Viterbi解调算法 | 第44-48页 |
·CPM信号的准最佳解调和检测 | 第48-49页 |
·本章小结 | 第49-51页 |
第五章 结束语 | 第51-53页 |
致谢 | 第53-55页 |
作者在攻读硕士期间的研究成果 | 第55-57页 |
参考文献 | 第57-58页 |