摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-11页 |
1.1 论文研究背景及来源 | 第7-9页 |
1.2 论文主要工作 | 第9-10页 |
1.3 论文结构安排 | 第10-11页 |
第二章 指令集分析 | 第11-22页 |
2.1 指令系统概述 | 第11-12页 |
2.2 指令集的发展 | 第12-15页 |
2.2.1 累加器体系结构 | 第12页 |
2.2.2 通用寄存器体系结构 | 第12-13页 |
2.2.3 堆栈体系结构 | 第13页 |
2.2.4 精简指令集 | 第13页 |
2.2.5 X86指令集 | 第13-14页 |
2.2.6 扩展指令集 | 第14-15页 |
2.3 80486及Pentium指令集分析 | 第15-21页 |
2.3.1 指令分类 | 第15页 |
2.3.2 数据类型 | 第15-16页 |
2.3.3 寻址方式 | 第16-17页 |
2.3.4 指令结构 | 第17-20页 |
2.3.5 指令的组合规律 | 第20-21页 |
2.4 小结 | 第21-22页 |
第三章 龙腾C2的译码部件设计 | 第22-43页 |
3.1 龙腾C2处理器的整体结构 | 第22-23页 |
3.2 译码器设计概述 | 第23-25页 |
3.3 指令预取部件IPU(Instruction Prefetch Unit) | 第25-27页 |
3.3.1 功能简要描述 | 第25-26页 |
3.3.2 功能具体实现 | 第26-27页 |
3.4 指令移位模块IS(Instruction Shifter) | 第27-32页 |
3.4.1 设计简要描述 | 第28-29页 |
3.4.2 功能实现方案 | 第29-32页 |
3.5 指令长度译码模块LD(LengthDecoder) | 第32-34页 |
3.5.1 功能简要描述 | 第32-33页 |
3.5.2 功能具体实现 | 第33-34页 |
3.6 地址译码模块AD(AddressDecoder) | 第34-38页 |
3.6.1 功能简要描述 | 第34-35页 |
3.6.2 功能具体实现 | 第35-38页 |
3.7 微指令序列的产生 | 第38页 |
3.8 译码器验证方案 | 第38-42页 |
3.8.1 指令预取队列的验证 | 第39页 |
3.8.2 指令移位寄存器的验证 | 第39-40页 |
3.8.3 长度译码单元的验证 | 第40页 |
3.8.4 地址译码单元的验证 | 第40-41页 |
3.8.5 子系统级验证方案 | 第41-42页 |
3.9 小结 | 第42-43页 |
第四章 指令的微操作设计 | 第43-66页 |
4.1 微操作设计概述 | 第43-47页 |
4.1.1 实现方式 | 第43-45页 |
4.1.2 微指令的格式 | 第45-47页 |
4.2 龙腾C2微指令格式 | 第47-52页 |
4.2.1 IEU微指令的设计 | 第49-51页 |
4.2.2 MMU微指令的设计 | 第51-52页 |
4.2.3 FPU微指令的设计 | 第52页 |
4.3 操作数的拼接对微操作设计的影响 | 第52-54页 |
4.4 微操作设计策略 | 第54-55页 |
4.5 80486指令集典型指令的微操作设计 | 第55-62页 |
4.5.1 数据传送指令 | 第55-58页 |
4.5.2 算术逻辑运算指令 | 第58-61页 |
4.5.3 控制转移指令 | 第61-62页 |
4.6 简单指令的划分策略 | 第62页 |
4.7 Pentium指令集的微操作设计 | 第62-65页 |
4.7.1 设计概述 | 第62-63页 |
4.7.2 Pentium处理器分析 | 第63页 |
4.7.3 Pentium指令集的微操作设计 | 第63-65页 |
4.8 小结 | 第65-66页 |
第五章 结束语 | 第66-67页 |
硕士期间发表的论文和参加的工作 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-71页 |