| 摘要 | 第1-3页 |
| ABSTRACT | 第3-4页 |
| 目录 | 第4-6页 |
| 第1章 绪论 | 第6-13页 |
| ·研究背景 | 第6-8页 |
| ·QoS技术 | 第6页 |
| ·网络处理器的出现 | 第6-7页 |
| ·新一代网络处理器 | 第7-8页 |
| ·国内外的相关研究现状 | 第8-11页 |
| ·QoS技术的研究现状 | 第8-9页 |
| ·网络处理器的发展现状及其应用 | 第9-11页 |
| ·论文的主要研究工作及其组织结构 | 第11-13页 |
| ·主要研究工作 | 第11-12页 |
| ·论文的组织结构 | 第12-13页 |
| 第2章 QOs及其相关技术 | 第13-34页 |
| ·QoS的体系结构 | 第13-16页 |
| ·QoS的定义 | 第13-15页 |
| ·QoS设计的基本原则 | 第15页 |
| ·QoS的描述 | 第15-16页 |
| ·QoS的模型 | 第16-34页 |
| ·综合服务模型 | 第16-21页 |
| ·区分服务模型 | 第21-34页 |
| 第3章 IXP2400网络处理器与并行处理技术的研究 | 第34-52页 |
| ·IXP2400网络处理器的硬件架构 | 第34-38页 |
| ·Intel XScale核心处理器 | 第34-35页 |
| ·微引擎 | 第35-36页 |
| ·DRAM控制器 | 第36-37页 |
| ·SRAM控制器 | 第37页 |
| ·介质与交换结构接口 | 第37页 |
| ·PCI控制器 | 第37-38页 |
| ·IXP2400网络处理器的软件模型和编程环境 | 第38-43页 |
| ·Intel IXA可移植框架 | 第38-41页 |
| ·开发工具 | 第41页 |
| ·IXA可移植结构的模块化和重用性分析 | 第41-43页 |
| ·IXP2400网络处理器并行处理的研究 | 第43-52页 |
| ·通用CPU进行网络处理的性能缺陷 | 第43页 |
| ·多微引擎并行处理技术的研究 | 第43-44页 |
| ·多线程和线程交错技术的研究 | 第44-48页 |
| ·分布式缓存和折叠技术的研究 | 第48-52页 |
| 第4章 基于IXP2400区分服务应用的设计与实现 | 第52-81页 |
| ·系统硬件架构 | 第52-53页 |
| ·系统软件架构 | 第53-56页 |
| ·Ingress软件结构 | 第53-55页 |
| ·Egress软件结构 | 第55-56页 |
| ·系统资源和分配数据结构 | 第56-59页 |
| ·Ingress的系统资源分配 | 第56-57页 |
| ·Egress的系统资源分配 | 第57-58页 |
| ·数据描述(Metadata) | 第58-59页 |
| ·缓冲区句柄(Buffer Handle) | 第59页 |
| ·主要模块的设计与实现 | 第59-81页 |
| ·Ingress主要模块 | 第60-74页 |
| ·Egress主要模块 | 第74-79页 |
| ·在Intel IXA SDK 4.0上的系统仿真 | 第79-81页 |
| 第5章 工作总结及其展望 | 第81-82页 |
| ·本论文主要完成的工作 | 第81页 |
| ·下一步的工作 | 第81-82页 |
| 参考文献 | 第82-84页 |
| 致谢 | 第84-86页 |
| 附录 | 第86-91页 |