| 第一章 绪论 | 第1-13页 |
| §1.1 多值ECL逻辑电路设计的研究意义 | 第7-9页 |
| §1.2 ECL电路及三值ECL触发器的研究现状 | 第9-10页 |
| §1.3 论文的研究重点以及章节安排 | 第10-13页 |
| 第二章 差动电流开关理论及ECL电路的互补对偶特性 | 第13-19页 |
| §2.1 开关信号理论 | 第13-15页 |
| §2.2 差动电流开关理论 | 第15-17页 |
| §2.3 ECL电路的互补对偶特性 | 第17-19页 |
| 第三章 ECL电路的改进和发展 | 第19-34页 |
| §3.1 普通ECL电路 | 第20-22页 |
| §3.2 差分ECL电路 | 第22-24页 |
| §3.3 修正反馈ECL电路 | 第24-28页 |
| §3.4 直接比较ECL电路 | 第28-34页 |
| 第四章 互补对偶结构的三值ECL锁存器设计 | 第34-44页 |
| §4.1 传统锁存器设计方法 | 第34-35页 |
| §4.2 互补对偶结构的锁存器开关级设计 | 第35-37页 |
| §4.3 锁存器的电路结构及模拟结果分析 | 第37-41页 |
| 4.3.1 互补对偶型 | 第37-39页 |
| 4.3.2 直接比较型 | 第39-41页 |
| §4.4 互补对偶结构的二值ECL锁存器设计 | 第41-44页 |
| 4.4.1 电路结构及模拟结果分析 | 第41-43页 |
| 4.4.2 与传统二值ECL锁存器的比较 | 第43-44页 |
| 第五章 三值一次操作型触发器 | 第44-60页 |
| §5.1 三值主从存储型触发器 | 第44-52页 |
| 5.1.1 电路结构及模拟结果分析 | 第44-47页 |
| 5.1.2 直接比较型电路结构及模拟结构分析 | 第47-51页 |
| 5.1.3 与基于门设计的主从存储型触发器的比较 | 第51-52页 |
| §5.2 三值时钟竞争型触发器 | 第52-60页 |
| 5.2.1 电路结构及模拟结果分析 | 第52-55页 |
| 5.2.2 直接比较型电路结构及模拟结构分析 | 第55-59页 |
| 5.2.3 与基于门设计的时钟竞争型触发器的比较 | 第59-60页 |
| 第六章 结论和展望 | 第60-62页 |
| 参考文献 | 第62-65页 |
| 附录 | 第65-74页 |
| A.电路模拟的工艺参数 | 第65-66页 |
| B.部分电路模拟源程序 | 第66-74页 |
| 致谢 | 第74页 |