| 摘要 | 第1-6页 |
| Abstract | 第6-8页 |
| 目录 | 第8-10页 |
| 第一章 绪论 | 第10-12页 |
| ·光纤通信和SDH/SONET简介 | 第10页 |
| ·甚短距离光互联系统的应用 | 第10-11页 |
| ·帧同步系统 | 第11页 |
| ·本论文内容介绍 | 第11-12页 |
| 第二章 FPGA技术及电子设计自动化 | 第12-20页 |
| ·FPGA的结构原理 | 第12-13页 |
| ·Altera FPGA的结构和编程原理 | 第13页 |
| ·Stratix FPGA的结构 | 第13-16页 |
| ·逻辑单元(LE) | 第13-14页 |
| ·逻辑阵列块(LAB) | 第14页 |
| ·时钟网络和锁相环 | 第14-15页 |
| ·Stratix中的存储器 | 第15-16页 |
| ·输入输出单元(IOE) | 第16页 |
| ·Mercury系统结构 | 第16-17页 |
| ·Mercury的CDR收发机 | 第17页 |
| ·FPGA设计流程 | 第17-19页 |
| ·设计输入 | 第17-18页 |
| ·设计综合 | 第18页 |
| ·仿真验证 | 第18页 |
| ·设计实现 | 第18页 |
| ·时序分析 | 第18-19页 |
| ·下载验证 | 第19页 |
| ·基于多种EDA工具的FPGA设计 | 第19-20页 |
| 第三章 甚短距离光互联系统 | 第20-30页 |
| ·SDH/SONET的速率等级和帧结构 | 第20-21页 |
| ·甚短距离(VSR)光互联接口协议 | 第21-23页 |
| ·VSR4-1接口协议 | 第23-30页 |
| ·发送转换集成电路(Transmit Convert IC) | 第23-26页 |
| ·接收转换集成电路(Receive Covnert IC) | 第26-30页 |
| 第四章 帧同步系统性能分析和参数选择 | 第30-40页 |
| ·数字复接系统 | 第30页 |
| ·VSR4-1帧结构 | 第30页 |
| ·帧同步系统性能 | 第30-40页 |
| ·虚漏概率和虚警概率 | 第31页 |
| ·帧同步搜捕方法 | 第31-32页 |
| ·帧同步码组信号码型对虚警概率的影响 | 第32-33页 |
| ·帧同步码最优长度 | 第33页 |
| ·同步保护和搜捕校验 | 第33-35页 |
| ·帧同步系统性能分析 | 第35-37页 |
| ·VSR帧同步系统参数选择 | 第37-40页 |
| 第五章 VSR帧同步系统设计与实现 | 第40-68页 |
| ·FPGA设计中的一些问题 | 第40-42页 |
| ·建立时间和保持时间 | 第40页 |
| ·FPGA中的毛刺 | 第40页 |
| ·时钟 | 第40-41页 |
| ·同步系统的运行速度 | 第41-42页 |
| ·VSR帧同步系统的设计与实现 | 第42-54页 |
| ·MindSpeed 27207芯片简介 | 第43页 |
| ·VSR单通道帧同步系统 | 第43-52页 |
| ·十二通道帧同步系统 | 第52-53页 |
| ·提高系统的运行速度 | 第53-54页 |
| ·发送电路和检测电路的设计 | 第54-61页 |
| ·高速伪随机静荷的实现 | 第54-55页 |
| ·m序列 | 第55-56页 |
| ·并行m序列 | 第56-58页 |
| ·误码测试系统 | 第58-60页 |
| ·8B10B编解码 | 第60-61页 |
| ·计数器经8B10B编码作为静荷 | 第61页 |
| ·复位电路 | 第61-62页 |
| ·电路的测试和验证 | 第62-68页 |
| ·测试仪器 | 第62页 |
| ·片内测试 | 第62-63页 |
| ·系统测试 | 第63-65页 |
| ·使用SDH测试仪进行测试 | 第65-66页 |
| ·误码测试系统的测试结果 | 第66-68页 |
| 第六章 总结 | 第68-70页 |
| 参考文献 | 第70-72页 |
| 致谢 | 第72页 |