目录 | 第1-7页 |
中文摘要 | 第7-9页 |
英文摘要 | 第9-11页 |
第一章 绪论 | 第11-16页 |
1.1 阵列信号处理与空间谱估计 | 第11-12页 |
1.2 研究背景与现状 | 第12-13页 |
1.3 阵列测向算法高速实现的方法 | 第13-14页 |
1.4 本文的主要内容及章节安排 | 第14-16页 |
第二章 空间谱估计算法 | 第16-22页 |
2.1 MUSIC算法 | 第16-17页 |
2.2 预处理方法 | 第17-22页 |
第三章 MUSIC算法的并行化分解 | 第22-28页 |
3.1 引言 | 第22-23页 |
3.2 估计协方差矩阵的并行化实现 | 第23页 |
3.3 谱峰搜索的的并行化实现 | 第23-24页 |
3.4 特征分解的并行化 | 第24-27页 |
3.4.1 雅可比(Jacobi)方法 | 第24-26页 |
3.4.2 雅可比(Jacobi)方法的并行化 | 第26-27页 |
3.5 总结 | 第27-28页 |
第四章 MUSIC算法的硬件实现方案 | 第28-33页 |
4.1 实现数字信号处理算法的器件 | 第28-29页 |
4.2 电路设计的EDA技术 | 第29-31页 |
4.3 定点计算方式和浮点计算方式 | 第31页 |
4.4 谱估计算法的硬件实现方案 | 第31-33页 |
第五章 求解协方差矩阵的系统建模及其行为级仿真 | 第33-43页 |
5.1 引言 | 第33页 |
5.2 求解协方差矩阵方案 | 第33-43页 |
5.2.1 SPW/HDS简介 | 第33-34页 |
5.2.2 求解协方差矩阵方案的系统级建模及仿真 | 第34-35页 |
5.2.3 求解协方差矩阵的串行方案 | 第35-38页 |
5.2.4 串行方案的仿真结果 | 第38-40页 |
5.2.5 求解协方差矩阵的并行处理方案 | 第40-42页 |
5.2.6 并行处理方案的仿真结果 | 第42-43页 |
第六章 求解协方差矩阵算法的RTL级实现 | 第43-52页 |
6.1 串行处理方案的RTL级实现 | 第43-47页 |
6.1.1 串行处理方案的RTL级描述 | 第43-45页 |
6.1.2 串行处理方案的逻辑综合 | 第45页 |
6.1.3 串行处理方案的时序仿真 | 第45-47页 |
6.2 并行处理方案的RTL级实现 | 第47-50页 |
6.2.1 并行处理方案的RTL级描述 | 第47-49页 |
6.2.2 并行处理方案的逻辑综合 | 第49页 |
6.2.3 并行处理方案的时序仿真 | 第49-50页 |
6.3 总结 | 第50-52页 |
6.3.1 两种方案的性能分析和比较 | 第50页 |
6.3.2 两种方案与用DSP处理器来处理的方案的性能比较 | 第50-52页 |
第七章 定点数到浮点数转换器 | 第52-56页 |
7.1 引言 | 第52页 |
7.2 浮点数格式 | 第52-53页 |
7.3 定点到浮点的转换。 | 第53-55页 |
7.4 小结 | 第55-56页 |
结束语 | 第56-57页 |
致谢 | 第57-58页 |
参考文献 | 第58-60页 |
个人简历、在学期间的研究成果及发表的学术论文 | 第60页 |