首页--工业技术论文--电工技术论文--输配电工程、电力网及电力系统论文--电力系统的自动化论文--自动调整论文

FPGA在低压SVG中的应用

摘要第1-5页
ABSTRACT第5-9页
第一章 绪论第9-16页
   ·无功补偿研究背景及意义第9-10页
   ·传统无功补偿装置第10-12页
   ·可编程逻辑控制器件 FPGA第12-13页
     ·FPGA 的简述第12页
     ·FPGA 的程序设计流程第12-13页
   ·无功补偿在国内外发展趋势第13-14页
   ·本课题主要研究内容第14-16页
第二章 SVG 静止无功发生器第16-29页
   ·SVG 的基本原理第16-18页
   ·SVG 的工作特性第18-19页
   ·传统的无功电流检测方法第19-20页
   ·基于瞬时无功功率理论的无功功率检测法第20-24页
     ·基于功率不变条件下的坐标变换基础第20-22页
     ·p、q 运算方法第22-23页
     ·ip、iq 运算方法第23页
     ·SVG 信号检测算法第23-24页
   ·SVG 的控制策略第24-28页
     ·间接电流控制第25-26页
     ·直接电流控制第26-28页
   ·静止无功发生控制器的控制流程第28页
   ·本章小结第28-29页
第三章 数字静止无功发生控制器的设计第29-44页
   ·数字静止无功发生控制器总体设计方案第29-31页
     ·SVG 的基本控制原理第29-30页
     ·静止无功发生器控制器设计第30-31页
   ·FPGA 内部模块的原理第31-41页
     ·同步信号模块第31-35页
     ·神经网络PID 控制模块第35-38页
     ·运算模块第38-40页
     ·脉冲触发模块第40页
     ·主控制器第40-41页
   ·外围硬件电路设计第41-43页
     ·采样电路第41-42页
     ·ADC 电路第42-43页
   ·本章小结第43-44页
第四章 数字型静止无功发生控制器的实现第44-59页
   ·同步信号原理设计第44-49页
     ·数字型鉴相器的设计(DPD)第44-46页
     ·数字型环路滤波器的设计(DLF)第46-47页
     ·数控振荡器的设计(DCO)第47-48页
     ·除N 计数器的设计第48页
     ·全数字锁相环的总体设计实现第48-49页
   ·神经PID 控制模块设计第49-55页
     ·单神经元PID 的总体设计和分析第49-51页
     ·单神经元PID 的总体设计的实现第51-52页
     ·单神经元PID 各模块的实现第52-55页
     ·单神经元PID 控制模块的RTL 结构图第55页
   ·运算模块第55-56页
   ·脉冲触发模块第56页
   ·主控制器第56-58页
   ·本章小结第58-59页
第五章 仿真与实验结果的分析第59-62页
   ·仿真结果的分析第59-61页
     ·全数字锁相环仿真的实现第59-61页
     ·神经PID 控制器的仿真第61页
   ·本章小结第61-62页
第六章 总结和展望第62-64页
   ·本文工作总结第62-63页
   ·展望第63-64页
参考文献第64-68页
致谢第68页

论文共68页,点击 下载论文
上一篇:基于DSP的三电平异步电机直接转矩控制的研究
下一篇:低压SVG的并联运行研究及设计