FPGA在低压SVG中的应用
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-16页 |
·无功补偿研究背景及意义 | 第9-10页 |
·传统无功补偿装置 | 第10-12页 |
·可编程逻辑控制器件 FPGA | 第12-13页 |
·FPGA 的简述 | 第12页 |
·FPGA 的程序设计流程 | 第12-13页 |
·无功补偿在国内外发展趋势 | 第13-14页 |
·本课题主要研究内容 | 第14-16页 |
第二章 SVG 静止无功发生器 | 第16-29页 |
·SVG 的基本原理 | 第16-18页 |
·SVG 的工作特性 | 第18-19页 |
·传统的无功电流检测方法 | 第19-20页 |
·基于瞬时无功功率理论的无功功率检测法 | 第20-24页 |
·基于功率不变条件下的坐标变换基础 | 第20-22页 |
·p、q 运算方法 | 第22-23页 |
·ip、iq 运算方法 | 第23页 |
·SVG 信号检测算法 | 第23-24页 |
·SVG 的控制策略 | 第24-28页 |
·间接电流控制 | 第25-26页 |
·直接电流控制 | 第26-28页 |
·静止无功发生控制器的控制流程 | 第28页 |
·本章小结 | 第28-29页 |
第三章 数字静止无功发生控制器的设计 | 第29-44页 |
·数字静止无功发生控制器总体设计方案 | 第29-31页 |
·SVG 的基本控制原理 | 第29-30页 |
·静止无功发生器控制器设计 | 第30-31页 |
·FPGA 内部模块的原理 | 第31-41页 |
·同步信号模块 | 第31-35页 |
·神经网络PID 控制模块 | 第35-38页 |
·运算模块 | 第38-40页 |
·脉冲触发模块 | 第40页 |
·主控制器 | 第40-41页 |
·外围硬件电路设计 | 第41-43页 |
·采样电路 | 第41-42页 |
·ADC 电路 | 第42-43页 |
·本章小结 | 第43-44页 |
第四章 数字型静止无功发生控制器的实现 | 第44-59页 |
·同步信号原理设计 | 第44-49页 |
·数字型鉴相器的设计(DPD) | 第44-46页 |
·数字型环路滤波器的设计(DLF) | 第46-47页 |
·数控振荡器的设计(DCO) | 第47-48页 |
·除N 计数器的设计 | 第48页 |
·全数字锁相环的总体设计实现 | 第48-49页 |
·神经PID 控制模块设计 | 第49-55页 |
·单神经元PID 的总体设计和分析 | 第49-51页 |
·单神经元PID 的总体设计的实现 | 第51-52页 |
·单神经元PID 各模块的实现 | 第52-55页 |
·单神经元PID 控制模块的RTL 结构图 | 第55页 |
·运算模块 | 第55-56页 |
·脉冲触发模块 | 第56页 |
·主控制器 | 第56-58页 |
·本章小结 | 第58-59页 |
第五章 仿真与实验结果的分析 | 第59-62页 |
·仿真结果的分析 | 第59-61页 |
·全数字锁相环仿真的实现 | 第59-61页 |
·神经PID 控制器的仿真 | 第61页 |
·本章小结 | 第61-62页 |
第六章 总结和展望 | 第62-64页 |
·本文工作总结 | 第62-63页 |
·展望 | 第63-64页 |
参考文献 | 第64-68页 |
致谢 | 第68页 |