AVS硬件解码器中运动补偿部分的设计与实现
摘要 | 第1-10页 |
ABSTRACT | 第10-12页 |
符号说明 | 第12-13页 |
第一章 绪论 | 第13-19页 |
·视频标准发展历程及未来发展方向 | 第13-16页 |
·课题意义及论文安排 | 第16-19页 |
第二章 系统开发平台介绍 | 第19-23页 |
·FPGA的介绍 | 第19-21页 |
·课题开发所用的软件环境和硬件环境 | 第21-23页 |
第三章 AVS帧间部分编解码原理 | 第23-41页 |
·视频编解码技术的简介 | 第23-25页 |
·AVS运动补偿部分的介绍 | 第25-39页 |
·AVS的参考图像列表 | 第26-27页 |
·MV的计算过程 | 第27-36页 |
·插值的计算过程 | 第36-39页 |
·AVS帧间部分与h.264帧间部分的比较 | 第39-41页 |
第四章 AVS运动补偿部分的硬件架构设计及实现 | 第41-65页 |
·AVS运动补偿的总体结构 | 第41页 |
·MV计算部分的设计实现 | 第41-51页 |
·B宏块的MV的计算 | 第42-48页 |
·P宏块的MV的计算 | 第48-51页 |
·参考像素读取部分的硬件设计实现 | 第51-59页 |
·RAM中参考像素的存储机制 | 第52-55页 |
·地址产生部分的设计 | 第55-57页 |
·数据组合部分的设计 | 第57-59页 |
·数据填充部分的设计 | 第59页 |
·插值计算部分的硬件设计 | 第59-64页 |
·试验结果分析 | 第64-65页 |
第五章 总结与展望 | 第65-66页 |
参考文献 | 第66-70页 |
致谢 | 第70-71页 |
攻读学位期间发表的学术论文 | 第71-72页 |
学位论文评阅及答辩情况表 | 第72页 |