首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

低电压低功耗高精度Σ-Δ调制器

摘要第3-4页
abstract第4-5页
第1章 引言第9-15页
    1.1 研究背景第9-10页
    1.2 Σ-ΔADC的发展历史第10-11页
    1.3 国内外Σ-ΔADC的研究现状第11-13页
    1.4 本论文研究内容和目标第13页
    1.5 论文结构安排第13-15页
第2章 Σ-ΔADC基本原理第15-28页
    2.1 引论第15页
    2.2 奈奎斯特ADC第15-19页
        2.2.1 采样过程第16页
        2.2.2 量化过程第16-19页
    2.3 Σ-ΔADC第19-22页
        2.3.1 过采样技术第19-20页
        2.3.2 噪声整形技术第20-22页
    2.4 Σ-ΔADC的性能指标第22-23页
    2.5 Σ-ΔADC的分类第23-27页
        2.5.1 单环(Single-Loop)和级联(Cascade)Σ-ΔADC第23-26页
        2.5.2 单比特(Single-Bit)和多比特(Multi-Bit)Σ-ΔADC第26页
        2.5.3 低通(Low-Pass)和带通(Band-Pass)Σ-ΔADC第26-27页
        2.5.4 离散(Discrete-Time)和连续(Continuous-Time)Σ-ΔADC第27页
    2.6 小结第27-28页
第3章 Σ-ΔADC系统建模仿真第28-40页
    3.1 引论第28页
    3.2 设计指标和系统结构选择第28-32页
    3.3 Σ-Δ调制器的非理想因素第32-37页
        3.3.1 放大器有限增益第32-35页
        3.3.2 kT/C噪声第35-36页
        3.3.3 1 /f噪声第36-37页
        3.3.4 时钟抖动第37页
    3.4 加入非理想因素的行为级仿真第37-38页
    3.5 本章小结第38-40页
第4章 低电压低功耗电路模块设计第40-59页
    4.1 引论第40页
    4.2 低电压低功耗运算放大器第40-54页
        4.2.1 亚阈值设计技术第40-41页
        4.2.2 衬底驱动运算放大器第41-42页
        4.2.3 亚阈值衬底驱动运算放大器第42-43页
        4.2.4 斩波稳定技术第43-46页
        4.2.5 跨导增强技术第46-51页
        4.2.6 数字反相器作运算放大器第51-52页
        4.2.7 AB类运算放大器第52-54页
    4.3 量化器第54-55页
    4.4 低压开关第55-57页
    4.5 共模反馈第57页
    4.6 时钟电路第57-58页
    4.7 加法器第58页
    4.8 本章小结第58-59页
第5章 基于AB类运算放大器的三阶Σ-Δ调制器第59-66页
    5.1 引论第59页
    5.2 三阶Σ-Δ调制器整体电路实现第59-61页
    5.3 Σ-Δ调制器仿真结果第61-64页
    5.4 版图第64-65页
    5.5 本章小结第65-66页
第6章 总结与展望第66-67页
    6.1 论文工作总结第66页
    6.2 后续工作展望第66-67页
参考文献第67-70页
致谢第70-72页
个人简历、在学期间发表的学术论文与研究成果第72页

论文共72页,点击 下载论文
上一篇:青奥会对南京市群众体育的影响研究
下一篇:我国生育权问题研究