摘要 | 第4-5页 |
Abstract | 第5页 |
1 绪论 | 第9-11页 |
1.1 课题背景及研究目的和意义 | 第9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 研究内容及结构安排 | 第10-11页 |
2 多速率信号处理的基本理论 | 第11-27页 |
2.1 多速率信号处理 | 第11-12页 |
2.1.1 多速率信号处理的应用前景 | 第11-12页 |
2.1.2 多速率信号处理的优势 | 第12页 |
2.2 多速率信号处理的基本原理 | 第12-19页 |
2.2.1 整数倍内插 | 第12-14页 |
2.2.2 整数倍抽取 | 第14-16页 |
2.2.3 有理数的抽样率转换 | 第16-17页 |
2.2.4 网络结构恒等变换性质 | 第17-19页 |
2.3 多速率滤波器 | 第19-26页 |
2.3.1 多速率FIR滤波器 | 第19-20页 |
2.3.2 半带滤波器 | 第20-21页 |
2.3.3 滤波器组 | 第21-22页 |
2.3.4 多速率信号处理的多相滤波结构 | 第22-25页 |
2.3.5 采样率转换的多级实现 | 第25-26页 |
2.4 本章小结 | 第26-27页 |
3 高速并行FIR滤波器的设计 | 第27-37页 |
3.1 全并行FIR滤波器设计 | 第27-31页 |
3.1.1 FIR滤波的数学模型 | 第27-28页 |
3.1.2 直接窗函数设计方法 | 第28-29页 |
3.1.3 全并行FIR滤波器的功能设计 | 第29-30页 |
3.1.4 硬件测试 | 第30-31页 |
3.2 半并行FIR滤波器设计 | 第31-36页 |
3.2.1 半并行FIR滤波器原理 | 第31-32页 |
3.2.2 半并行FIR滤波器分析 | 第32-34页 |
3.2.3 半并行FIR滤波器 | 第34-35页 |
3.2.4 仿真结果及分析 | 第35-36页 |
3.3 本章小结 | 第36-37页 |
4 高速并行级联积分梳状滤波器的设计 | 第37-52页 |
4.1 CIC滤波器的基本概念 | 第37-40页 |
4.2 CIC内插滤波器高速并行算法及改进 | 第40-46页 |
4.2.1 内插倍数为4的CIC滤波器并行算法 | 第40-42页 |
4.2.2 任意倍数内插CIC滤波器并行算法 | 第42-46页 |
4.3 CIC滤波器高速并行算法及改进 | 第46-51页 |
4.3.1 抽取倍数为2~R的CIC滤波器并行算法 | 第46-50页 |
4.3.2 任意倍数抽取CIC滤波器并行算法 | 第50-51页 |
4.4 本章小结 | 第51-52页 |
5 基于FPGA的高速并行多速率信号处理的实现 | 第52-60页 |
5.1 FPGA设计基础 | 第52-53页 |
5.2 CIC内插滤波器高速并行算法的Modelsim仿真及结果分析 | 第53-57页 |
5.2.1 CIC内插滤波器的高速并行FPGA实现 | 第53-55页 |
5.2.2 Modelsim仿真结果分析 | 第55-57页 |
5.3 CIC抽取滤波器高速并行算法的Modelsim仿真及结果分析 | 第57-59页 |
5.3.1 CIC抽取滤波器的高速并行FPGA设计 | 第57页 |
5.3.2 Modelsim仿真结果分析 | 第57-59页 |
5.4 本章小结 | 第59-60页 |
总结与展望 | 第60-61页 |
致谢 | 第61-62页 |
参考文献 | 第62-63页 |