摘要 | 第4-5页 |
Abstract | 第5-6页 |
1 绪论 | 第9-14页 |
1.1 研究背景与意义 | 第9-10页 |
1.2 并网逆变器的国内外发展现状 | 第10-13页 |
1.3 本文主要内容 | 第13-14页 |
2 单相分时并网逆变器的调制计算和数学模型 | 第14-25页 |
2.1 主电路拓扑结构及工作原理 | 第14-16页 |
2.2 四段式 SPWM 调制策略 | 第16-22页 |
2.3 建立单相分时并网逆变器的数学模型 | 第22-24页 |
2.4 本章小结 | 第24-25页 |
3 推挽偏磁、共模干扰及开闭环实验研究 | 第25-47页 |
3.1 前言 | 第25页 |
3.2 DC/DC (PUSH-PULL) 电路的工作特性及偏磁问题 | 第25-28页 |
3.3 共模干扰问题的产生及抑制 | 第28-31页 |
3.4 开环仿真及实验 | 第31-39页 |
3.5 单相分时逆变器的闭环控制 | 第39-45页 |
3.6 本章小结 | 第45-47页 |
4 单相分时逆变器的并网控制研究 | 第47-66页 |
4.1 前言 | 第47页 |
4.2 并网方式的选择及并网控制要求 | 第47-49页 |
4.3 基于 DSP 数字锁相环的研究设计及 LC 并网实验 | 第49-55页 |
4.4 死区效应及重复控制 | 第55-60页 |
4.5 高阻抗并网的研究 | 第60-65页 |
4.6 本章小结 | 第65-66页 |
5 总结与展望 | 第66-68页 |
5.1 工作总结 | 第66-67页 |
5.2 工作展望 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-72页 |