Gbit TCP/IP卸载引擎的硬件设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-16页 |
1.1 论文研究背景及研究意义 | 第10-12页 |
1.2 论文国内外现状与发展走向 | 第12-14页 |
1.2.1 国外研究现状及发展走向 | 第13页 |
1.2.2 国内研究现状及发展走向 | 第13-14页 |
1.3 本文的主要贡献与创新 | 第14-15页 |
1.4 本文整体结构 | 第15-16页 |
第二章 整体方案设计及系统设计 | 第16-20页 |
2.1 系统设计方案选择 | 第16-17页 |
2.1.1 FPGA嵌入式方案 | 第16页 |
2.1.2 ASIC芯片方案 | 第16-17页 |
2.1.3 纯硬件方案 | 第17页 |
2.2 系统整体设计 | 第17-19页 |
2.3 本章小结 | 第19-20页 |
第三章 传输层协议模块设计与实现 | 第20-34页 |
3.1 TCP协议模块设计 | 第20-28页 |
3.1.1 TCP协议理论 | 第20-23页 |
3.1.2 TCP发送模块设计 | 第23-25页 |
3.1.3 TCP接收模块设计 | 第25-28页 |
3.2 UDP协议模块设计 | 第28-33页 |
3.2.1 UDP协议理论 | 第28-30页 |
3.2.2 UDP发送模块设计 | 第30-31页 |
3.2.3 UDP接收模块设计 | 第31-33页 |
3.3 本章小结 | 第33-34页 |
第四章 网际层协议模块设计与实现 | 第34-45页 |
4.1 IP协议模块设计 | 第34-39页 |
4.1.1 IP协议理论 | 第34-36页 |
4.1.2 IPV4接收模块设计 | 第36-37页 |
4.1.3 IPV4发送模块设计 | 第37-39页 |
4.2 ARP协议模块设计 | 第39-43页 |
4.2.1 ARP协议理论 | 第39-40页 |
4.2.2 ARP接收模块设计 | 第40-41页 |
4.2.3 ARP发送模块设计 | 第41-43页 |
4.3 ARBITRATOR模块设计 | 第43-44页 |
4.4 本章小结 | 第44-45页 |
第五章 数据链路层模块及PHY层接.设计与实现 | 第45-56页 |
5.1 MAC协议模块设计 | 第45-50页 |
5.1.1 MAC协议理论 | 第45-47页 |
5.1.2 MAC接收模块设计 | 第47-48页 |
5.1.3 MAC发送模块设计 | 第48-50页 |
5.2 CRC校验模块设计 | 第50-52页 |
5.3 GMII接.模块设计 | 第52-55页 |
5.4 本章小结 | 第55-56页 |
第六章 系统模块整体设计及验证 | 第56-69页 |
6.1 系统顶层设计 | 第56-57页 |
6.2 模块元件例化设计 | 第57-58页 |
6.3 仿真验证及分析 | 第58-62页 |
6.3.1 IPv4发送模块仿真验证及分析 | 第58-59页 |
6.3.2 IPv4接收模块仿真验证及分析 | 第59-60页 |
6.3.3 UDP发送模块仿真验证及分析 | 第60页 |
6.3.4 UDP接收模块仿真验证及分析 | 第60-61页 |
6.3.5 UDP/IP协议模块仿真验证及分析 | 第61-62页 |
6.4 硬件板级验证 | 第62-68页 |
6.4.1 硬件实物连接建立及测试 | 第62-65页 |
6.4.2 ChipScope数据抓取分析 | 第65-66页 |
6.4.3 WireShark吞吐量测试 | 第66-68页 |
6.5 本章小结 | 第68-69页 |
第七章 全文总结与展望 | 第69-71页 |
7.1 全文总结 | 第69-70页 |
7.2 后续工作展望 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-75页 |