基于FPGA的宽带信号检测方法及快速实现研究
摘要 | 第5-6页 |
abstract | 第6页 |
第1章 绪论 | 第9-13页 |
1.1 论文背景与研究意义 | 第9页 |
1.2 FPGA的数字信号处理 | 第9-11页 |
1.2.1 FPGA在数字信号处理中的优势 | 第9-10页 |
1.2.2 FPGA在数字信号处理中的应用 | 第10-11页 |
1.3 论文的主要工作内容 | 第11-13页 |
第2章 宽带信号检测快速实现理论分析 | 第13-31页 |
2.1 降采样拷贝相关检测基本原理 | 第13-21页 |
2.1.1 拷贝相关基本原理 | 第13-14页 |
2.1.2 降采样拷贝相关基本原理 | 第14-21页 |
2.2 长时间信号序列快速滑动相关 | 第21-23页 |
2.2.1 有限长序列快速相关 | 第21-22页 |
2.2.2 长序列滑动相关 | 第22-23页 |
2.3 降采样拷贝相关结构及计算量分析 | 第23-30页 |
2.3.1 降采样拷贝相关的直接实现 | 第23-24页 |
2.3.2 多相滤波结构 | 第24-26页 |
2.3.3 降采样拷贝相关的多相实现 | 第26-27页 |
2.3.4 降采样拷贝相关的多级实现 | 第27-30页 |
2.4 本章小结 | 第30-31页 |
第3章 宽带信号检测的FPGA快速实现 | 第31-54页 |
3.1 宽带信号检测系统整体设计 | 第31-32页 |
3.2 多相FIR滤波器设计 | 第32-41页 |
3.2.1 串行FIR滤波器 | 第32-33页 |
3.2.2 多相FIR滤波器 | 第33-40页 |
3.2.3 多通道多相FIR滤波器 | 第40-41页 |
3.3 频域相关器设计 | 第41-48页 |
3.3.1 频域相关器整体结构 | 第41页 |
3.3.2 输入数据缓存模块 | 第41-44页 |
3.3.3 FFT/IFFT处理模块 | 第44-45页 |
3.3.4 相关结果提取模块 | 第45-46页 |
3.3.5 频域相关器顶层模块 | 第46-48页 |
3.4 门限判决器设计 | 第48-50页 |
3.5 降采样拷贝相关器顶层设计 | 第50-53页 |
3.6 本章小结 | 第53-54页 |
第4章 系统功能测试与验证 | 第54-58页 |
4.1 系统测试框图 | 第54页 |
4.2 A/D数据采集测试 | 第54-55页 |
4.3 降采样拷贝相关器测试 | 第55-56页 |
4.4 湖试数据处理 | 第56-57页 |
4.5 本章小结 | 第57-58页 |
结论 | 第58-59页 |
参考文献 | 第59-63页 |
致谢 | 第63页 |