Ka波段步进频测距雷达前端
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第10-16页 |
1.1 课题背景及意义 | 第10-15页 |
1.1.1 雷达概述 | 第10-12页 |
1.1.2 连续波雷达的应用 | 第12-13页 |
1.1.3 步进频雷达国内外研究现状 | 第13-14页 |
1.1.4 步进频雷达波形实现技术的发展 | 第14-15页 |
1.2 论文内容安排 | 第15-16页 |
第二章 Ka波段步进频测距雷达前端总体设计 | 第16-28页 |
2.1 雷达体制概述 | 第16-19页 |
2.1.1 脉冲雷达工作体制 | 第17页 |
2.1.2 连续波雷达工作体制 | 第17-19页 |
2.2 步进频连续波雷达理论基础 | 第19-22页 |
2.2.1 步进频连续波雷达简介 | 第19-20页 |
2.2.2 SFCW雷达测距原理 | 第20-21页 |
2.2.3 SFCW雷达距离分辨率 | 第21-22页 |
2.3 步进频测距雷达前端总体设计 | 第22-27页 |
2.3.1 前端总体概述 | 第22-25页 |
2.3.2 系统框图设计 | 第25-27页 |
2.4 雷达前端技术指标 | 第27页 |
2.5 本章小结 | 第27-28页 |
第三章 Ka波段步进频测距雷达前端电路设计 | 第28-64页 |
3.1 步进频信号源设计 | 第28-37页 |
3.1.1 步进频信号源结构 | 第28-29页 |
3.1.2 DDS原理简介 | 第29-30页 |
3.1.3 理想DDS频谱分析 | 第30-31页 |
3.1.4 AD9954芯片介绍 | 第31-32页 |
3.1.5 AD9954的串行操作 | 第32-34页 |
3.1.6 步进频信号的实现 | 第34-35页 |
3.1.7 DDS低通滤波器设计 | 第35-37页 |
3.2 锁相环(PLL)的研制 | 第37-47页 |
3.2.1 锁相环原理分析 | 第37-40页 |
3.2.2 PLL关键参数分析 | 第40-41页 |
3.2.3 PLL电路设计 | 第41-46页 |
3.2.4 PLL电路版图设计 | 第46-47页 |
3.3 三倍频电路设计 | 第47-49页 |
3.3.1 三倍频放大芯片选择 | 第47页 |
3.3.2 波导-探针过渡设计 | 第47-49页 |
3.3.3 发射机版图绘制 | 第49页 |
3.4 接收机电路设计 | 第49-62页 |
3.4.1 雷达接收机 | 第49-51页 |
3.4.2 接收机关键参数 | 第51-52页 |
3.4.3 接收机结构简述 | 第52-53页 |
3.4.4 低噪声放大器的选择 | 第53页 |
3.4.5 混频器设计 | 第53-59页 |
3.4.6 中频滤波放大器设计 | 第59-61页 |
3.4.7 接收机性能参数计算 | 第61页 |
3.4.8 接收机版图设计 | 第61-62页 |
3.5 前端供电电路设计和腔体设计 | 第62-63页 |
3.5.1 供电电源设计 | 第62-63页 |
3.5.2 腔体设计 | 第63页 |
3.6 本章小结 | 第63-64页 |
第四章 Ka波段步进频测距雷达前端测试 | 第64-80页 |
4.1 Ka波段步进频测距雷达前端实物 | 第64-65页 |
4.2 步进频信号源测试 | 第65-68页 |
4.3 锁相信号源测试 | 第68-69页 |
4.4 发射机测试 | 第69-72页 |
4.5 单端混频测试 | 第72-75页 |
4.6 前端整机外场测试 | 第75-79页 |
4.7 测试结果分析 | 第79页 |
4.8 本章小结 | 第79-80页 |
第五章 结论 | 第80-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-85页 |
攻硕期间取得的研究成果 | 第85页 |