48dB动态范围、37dBm-ⅡP3的CMOS可变增益放大器设计
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-11页 |
1.1 研究背景 | 第8-9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 本文主要内容及结构 | 第10-11页 |
第二章 无线接收机概述 | 第11-20页 |
2.1 常见无线接收机系统结构 | 第11-14页 |
2.2 无线接收机系统性能参数 | 第14-19页 |
2.3 总结 | 第19-20页 |
第三章 可变增益放大器概述 | 第20-33页 |
3.1 CMOS 运算放大器 | 第20-26页 |
3.2 可变增益放大器常见结构 | 第26-30页 |
3.3 可变增益放大器性能参数 | 第30-32页 |
3.4 总结 | 第32-33页 |
第四章 可变增益放大器的设计与实现 | 第33-48页 |
4.1 可变增益放大器的设计指标 | 第33页 |
4.2 可变增益放大器系统的结构设计 | 第33-34页 |
4.3 细调可变增益放大器的设计 | 第34-39页 |
4.4 粗调电路的设计 | 第39-40页 |
4.5 DCOC 模块设计 | 第40-43页 |
4.6 逻辑控制模块 | 第43-47页 |
4.7 总结 | 第47-48页 |
第五章 仿真验证与分析 | 第48-58页 |
5.1 增益动态范围仿真 | 第48-50页 |
5.2 瞬态仿真 | 第50-52页 |
5.3 噪声仿真 | 第52-54页 |
5.4 DCOC 稳定时间仿真 | 第54-55页 |
5.5 输入三阶交调点 IIP_3 | 第55-56页 |
5.6 总结 | 第56-58页 |
第六章 版图设计 | 第58-64页 |
6.1 版图设计规则 | 第58-59页 |
6.2 模拟集成电路版图设计 | 第59-61页 |
6.3 版图设计考虑因素 | 第61-62页 |
6.4 可变增益放大器版图设计 | 第62-63页 |
6.5 总结 | 第63-64页 |
第七章 总结与展望 | 第64-66页 |
7.1 总结 | 第64页 |
7.2 展望 | 第64-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-70页 |