摘要 | 第4-5页 |
Abstract | 第5-6页 |
1 绪论 | 第9-16页 |
1.1 课题背景和研究意义 | 第9-11页 |
1.2 脉冲压缩技术国内外发展现状 | 第11-13页 |
1.3 FPGA芯片选择 | 第13-14页 |
1.4 本文主要内容及结构安排 | 第14-16页 |
2 雷达信号采集技术研究 | 第16-28页 |
2.1 引言 | 第16页 |
2.2 采样基本原理 | 第16-18页 |
2.3 量化误差分析 | 第18-20页 |
2.4 硬件平台 | 第20-24页 |
2.5 ADC性能测试 | 第24-27页 |
2.6 本章小结 | 第27-28页 |
3 基于多相滤波结构的雷达信号预处理研究 | 第28-54页 |
3.1 引言 | 第28页 |
3.2 多相滤波结构 | 第28-31页 |
3.3 基于多相滤波结构的信号预处理实现途径 | 第31-38页 |
3.3.1 基于多相滤波结构的数字下变频实现途径 | 第32-36页 |
3.3.2 基带信号滤波抽取的实现途径 | 第36-38页 |
3.4 基于多相滤波结构的信号预处理仿真分析 | 第38-49页 |
3.4.1 基于多相滤波结构的数字下变频仿真分析 | 第38-41页 |
3.4.2 基带信号滤波抽取的仿真分析 | 第41-49页 |
3.5 基于多相滤波结构的信号预处理硬件验证 | 第49-52页 |
3.6 本章小结 | 第52-54页 |
4 雷达信号高效脉冲压缩技术研究 | 第54-78页 |
4.1 引言 | 第54页 |
4.2 脉冲压缩基本原理 | 第54-56页 |
4.3 现有的基于FPGA的脉冲压缩实现方法 | 第56-69页 |
4.3.1 基于Streaming I/O结构的频域脉冲压缩的实现 | 第56-62页 |
4.3.2 分块脉冲压缩的实现 | 第62-67页 |
4.3.3 现有方法的对比分析 | 第67-69页 |
4.4 基于复式FFT结构的频域脉冲压缩的实现 | 第69-76页 |
4.4.1 复式FFT结构的实现 | 第69-71页 |
4.4.2 实时参考函数模块的实现 | 第71-74页 |
4.4.3 仿真结果及分析 | 第74-76页 |
4.5 本章小结 | 第76-78页 |
5 多模式高效脉冲压缩系统的实现 | 第78-84页 |
5.1 引言 | 第78页 |
5.2 多模式高效脉冲压缩IP核的设计 | 第78-81页 |
5.3 多模式高效脉冲压缩系统的硬件验证 | 第81-83页 |
5.4 本章小结 | 第83-84页 |
结论 | 第84-86页 |
参考文献 | 第86-88页 |
攻读硕士学位期间发表学术论文情况 | 第88-89页 |
致谢 | 第89-90页 |