首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--计算机软件论文--程序设计、软件工程论文--程序设计论文

面向大数据并行计算的细粒度互连通信接口设计与实现

摘要第9-10页
ABSTRACT第10页
第一章 绪论第11-19页
    1.1 课题研究背景第11-14页
        1.1.1 大数据问题成为研究的热点第11-12页
        1.1.2 大数据问题对并行计算的挑战第12-13页
        1.1.3 通信是制约大数据并行计算的瓶颈第13-14页
    1.2 相关研究工作第14-17页
    1.3 课题的研究内容与创新第17页
    1.4 论文结构第17-19页
第二章 GNG并行通信系统结构框架第19-26页
    2.1 问题描述第19-21页
    2.2 总体框架设计第21-23页
    2.3 功能模块设计第23-25页
        2.3.1 NIC网络接口第23-24页
        2.3.2 GMAC访存结构第24-25页
        2.3.3 GSC同步模块第25页
    2.4 本章小结第25-26页
第三章 低延迟的子网通信机制第26-50页
    3.1 传统网络的高延迟问题第26-29页
    3.2 低延迟子网通信机制设计第29-31页
        3.2.1 直接的通信接口第29页
        3.2.2 精简的通信层次第29-30页
        3.2.3 简短的报文结构第30-31页
    3.3 基于Infini Band的实现第31-43页
        3.3.1 总体结构第32页
        3.3.2 物理层第32-34页
        3.3.3 数据链路层第34-40页
        3.3.4 报文格式第40-43页
    3.4 实验验证与分析第43-49页
        3.4.1 系统实验平台第43-45页
        3.4.2 实验方案第45-46页
        3.4.3 实验结果与分析第46-49页
    3.5 本章小结第49-50页
第四章 统一编址的全局共享主存机制第50-63页
    4.1 问题描述第50-53页
        4.1.1 共享存储模型的低可扩展性第50-51页
        4.1.2 消息传递模型的高延迟问题第51-53页
    4.2 全局统一指令访存结构设计第53-56页
        4.2.1 BLB地址边界检查器第54-55页
        4.2.2 CC控制交叉开关第55-56页
    4.3 实验验证与分析第56-62页
        4.3.1 实验方案第56-60页
        4.3.2 实验结果与分析第60-62页
    4.4 本章小结第62-63页
第五章 全局同步机制第63-71页
    5.1 问题描述第63-66页
        5.1.1 同步机制的必要性第63-64页
        5.1.2 常用Barrier算法分析第64-66页
    5.2 全局同步机制设计第66-68页
    5.3 实验验证与分析第68-70页
        5.3.1 实验方案第68-69页
        5.3.2 实验结果与分析第69-70页
    5.4 本章小结第70-71页
结束语第71-72页
致谢第72-73页
参考文献第73-77页
作者在学期间取得的学术成果第77页

论文共77页,点击 下载论文
上一篇:面向大数据中图搜索问题的流处理器实现与评测
下一篇:结构重建与中国基础产业的规制改革