摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第8-15页 |
1.1 V波段功率合成技术的研究意义 | 第8-9页 |
1.2 V波段功率合成技术的研究动态 | 第9-11页 |
1.3 脊间隙波导技术的研究动态 | 第11-14页 |
1.4 本文的主要工作 | 第14-15页 |
2 V波段功率合成放大器的方案设计 | 第15-22页 |
2.1 功率放大器的特性指标 | 第15-19页 |
2.1.1 稳定性 | 第15-16页 |
2.1.2 功率增益 | 第16页 |
2.1.3 增益平坦度 | 第16-17页 |
2.1.4 输出功率 | 第17页 |
2.1.5 功率效率、功率附加效率和功率合成效率 | 第17-18页 |
2.1.6 交调失真 | 第18-19页 |
2.1.7 驻波比与回波损耗 | 第19页 |
2.2 主要设计指标 | 第19-20页 |
2.3 功率合成方案的制定 | 第20-22页 |
2.3.1 总体方案的制定 | 第20页 |
2.3.2 功率芯片的选择 | 第20-22页 |
3 脊间隙波导相关理论基础 | 第22-31页 |
3.1 EBG结构与电磁软硬表面理论基础 | 第22-25页 |
3.2 销钉型EBG结构理论基础与计算方法 | 第25-29页 |
3.2.1 销钉型EBG结构理论基础 | 第25页 |
3.2.2 直接传输线计算法 | 第25-27页 |
3.2.3 色散图计算法 | 第27-29页 |
3.3 脊间隙波导理论基础 | 第29-31页 |
4 V波段脊间隙波导结构转换的设计 | 第31-48页 |
4.1 四分之一波长阻抗变换器 | 第31-34页 |
4.2 脊间隙波导-微带转换的设计 | 第34-37页 |
4.3 切比雪夫阻抗变换器 | 第37-41页 |
4.4 脊间隙波导-矩形波导转换的设计 | 第41-43页 |
4.5 单路结构测试 | 第43-48页 |
4.5.1 无源测试 | 第43-45页 |
4.5.2 有源测试 | 第45-48页 |
5 V波段功率合成技术 | 第48-67页 |
5.1 功率合成技术简介 | 第48-50页 |
5.1.1 芯片级功率合成 | 第48页 |
5.1.2 电路级功率合成 | 第48-49页 |
5.1.3 空间功率合成 | 第49页 |
5.1.4 混合式功率合成 | 第49-50页 |
5.2 影响功率合成效率的因素 | 第50-55页 |
5.2.1 幅度、相位的不一致性对功率合成效率的影响 | 第51-54页 |
5.2.2 电路损耗与合成级数对功率合成效率的影响 | 第54-55页 |
5.3 微带线功率分配合成网络 | 第55-57页 |
5.3.1 Wilkins 1分2功率分配网络的设计 | 第56-57页 |
5.3.2 Wilkins 1分4功率分配网络的设计 | 第57页 |
5.4 基于矩形波导分支电桥的功率分配合成网络 | 第57-61页 |
5.4.1 E面波导分支电桥的理论分析与设计 | 第58-59页 |
5.4.2 H面波导分支电桥的理论分析与设计 | 第59-61页 |
5.5 基于脊间隙波导的功率分配合成网络 | 第61-67页 |
5.5.1 脊间隙波导1分2功率分配网络的设计与测试 | 第61-65页 |
5.5.2 脊间隙波导1分4功率分配网络的设计 | 第65-67页 |
6 V波段功率合成放大器的设计与测试方案 | 第67-78页 |
6.1 偏置电路的设计 | 第67-68页 |
6.2 介质基片的选择 | 第68页 |
6.3 MMIC芯片的选型、装配与保护 | 第68-71页 |
6.3.1 MMIC芯片的选型 | 第68-69页 |
6.3.2 MMIC芯片的装配 | 第69-70页 |
6.3.3 MMIC芯片的保护 | 第70-71页 |
6.4 V波段功率合成放大器的设计 | 第71-74页 |
6.4.1 脊间隙波导4路功率分配合成网络 | 第71-72页 |
6.4.2 V波段功率合成放大器的腔体设计 | 第72-73页 |
6.4.3 V波段功率合成放大器的性能预测 | 第73-74页 |
6.5 V波段功率合成放大器的热分析 | 第74-76页 |
6.5.1 热传学理论基础 | 第74-75页 |
6.5.2 V波段功率合成放大器的热仿真计算 | 第75-76页 |
6.6 V波段功率合成放大器的测试方案 | 第76-78页 |
6.6.1 无源网络测试方案 | 第76页 |
6.6.2 功率合成放大器测试方案 | 第76-78页 |
7 总结与展望 | 第78-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-84页 |
附录 | 第84页 |