| 提要 | 第1-5页 |
| 摘要 | 第5-7页 |
| Abstract | 第7-13页 |
| 第1章 绪论 | 第13-16页 |
| ·MOST技术发展概况 | 第13页 |
| ·MOST总线网络拓扑结构 | 第13-14页 |
| ·MOST设备开发工具介绍 | 第14-15页 |
| ·论文的内容及主要研究工作 | 第15-16页 |
| 第2章 MOST总线技术研究 | 第16-28页 |
| ·MOST通信机制 | 第16-23页 |
| ·同步数据域 | 第16-17页 |
| ·异步数据域 | 第17-19页 |
| ·控制数据通道 | 第19-22页 |
| ·寻址方式 | 第22-23页 |
| ·MOST25智能网络接口控制器 | 第23-26页 |
| ·INIC处理器 | 第26页 |
| ·MOST NetService | 第26-28页 |
| 第3章 收音机节点硬件设计 | 第28-41页 |
| ·硬件需求分析 | 第28-29页 |
| ·收音机节点总体结构 | 第28页 |
| ·收音机节点主要元件选型 | 第28-29页 |
| ·MOST智能网络接口控制器OS81050外围电路设计 | 第29-33页 |
| ·OS81050硬件封装信息 | 第29-31页 |
| ·OS81050电源部分电路设计 | 第31-33页 |
| ·主处理器AVR128电路设计 | 第33-35页 |
| ·AVR128简介 | 第33页 |
| ·AVR128最小系统电路设计 | 第33页 |
| ·AVR128与OS81050连接电路设计 | 第33-35页 |
| ·收音机芯片Tea5767电路设计 | 第35-38页 |
| ·Tea5767芯片简介 | 第35-36页 |
| ·Tea5767集成电路模块电路设计 | 第36-38页 |
| ·音频编码器电路设计 | 第38-39页 |
| ·音频编码器CS5340简介 | 第38-39页 |
| ·CS5340电路设计 | 第39页 |
| ·收音机节点PCB设计 | 第39-41页 |
| 第4章 软件设计 | 第41-57页 |
| ·INIC OS81050与Tea5767报文接口 | 第41-42页 |
| ·OS81050控制接口 | 第41-42页 |
| ·收音机TEA5767控制接口 | 第42页 |
| ·收音机节点软件架构 | 第42-51页 |
| ·微控制器抽象层 | 第43-44页 |
| ·硬件抽象层 | 第44-45页 |
| ·协议层 | 第45页 |
| ·命令解释层 | 第45-46页 |
| ·应用层 | 第46-50页 |
| ·命令解释层路由功能原理 | 第50-51页 |
| ·收音机节点工作流程 | 第51-57页 |
| ·主程序流程图 | 第51-53页 |
| ·外部主机接口状态机 | 第53-54页 |
| ·收音机状态机 | 第54-57页 |
| 第5章 实验与测试 | 第57-62页 |
| ·收音机控制程序测试 | 第57-59页 |
| ·MOST网络控制通道命令测试 | 第59-60页 |
| ·收音机节点网络集成测试 | 第60-62页 |
| 第6章 总结与展望 | 第62-64页 |
| ·全文工作总结 | 第62页 |
| ·工作展望 | 第62-64页 |
| 参考文献 | 第64-66页 |
| 作者简介及在学期间所取得的科研成果 | 第66-67页 |
| 致谢 | 第67页 |