基于PowerPC&FPGA合并单元研究
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
1 绪论 | 第9-15页 |
·研究背景及意义 | 第9-11页 |
·电子式互感器研究现状 | 第11页 |
·合并单元研究现状 | 第11-12页 |
·课题来源及主要工作 | 第12-15页 |
2 合并单元总体设计方案 | 第15-24页 |
·电子式互感器的数字输出 | 第15-17页 |
·合并单元的重要作用 | 第17-20页 |
·合并单元功能模块划分 | 第20页 |
·合并单元设计方案 | 第20-23页 |
·本章小结 | 第23-24页 |
3 数据采集处理模块 | 第24-36页 |
·数据采集处理总述 | 第24-27页 |
·串行数据接收 | 第27页 |
·数字积分算法 | 第27-35页 |
·本章小结 | 第35-36页 |
4 同步模块 | 第36-47页 |
·变电站同步的作用 | 第36-37页 |
·同步脉冲的处理 | 第37-38页 |
·脉冲同步采集法 | 第38-39页 |
·数字插值同步法 | 第39-46页 |
·本章小结 | 第46-47页 |
5 以太网输出模块 | 第47-54页 |
·基于POWERPC 的嵌入式硬件控制系统 | 第47页 |
·VXWORKS 嵌入式实时操作系统 | 第47-50页 |
·基于IEC61850 协议的数据组帧 | 第50-52页 |
·合并单元网络以太网接口设计 | 第52-53页 |
·本章小结 | 第53-54页 |
6 实验结果 | 第54-60页 |
·合并单元准确度测试及分析 | 第54-56页 |
·合并单元电磁兼容测试及分析 | 第56-57页 |
·组合式电子式互感器挂网运行 | 第57-58页 |
·本章小结 | 第58-60页 |
7 全文总结 | 第60-62页 |
致谢 | 第62-64页 |
参考文献 | 第64-67页 |
附录 合并单元系统原理图、PCB | 第67-68页 |