中文摘要 | 第1-10页 |
ABSTRACT | 第10-12页 |
符号说明 | 第12-14页 |
第一章 绪论 | 第14-17页 |
·课题研究背景 | 第14-15页 |
·本文主要工作及章节安排 | 第15-17页 |
第二章 基于快速傅里叶变换(FFT)的谱分析原理及实现算法 | 第17-28页 |
·直接计算DFT的特点及减少运算量的基本途径 | 第17-18页 |
·时域抽取法基2 FFT的基本原理 | 第18-20页 |
·DI-FFT的运算规律及编程思想 | 第20-28页 |
·原位计算 | 第20页 |
·旋转因子的处理 | 第20-21页 |
·序列的倒序 | 第21-25页 |
·DIT-FFT运算及程序框图 | 第25-28页 |
第三章 基于现场可编程门阵列(FPGA)进行SOPC设计 | 第28-39页 |
·FPGA的基本结构 | 第28-31页 |
·可编程输入/输出单元(PIO单元) | 第29页 |
·基本可编程逻辑单元 | 第29-30页 |
·嵌入式RAM块 | 第30页 |
·布线资源 | 第30-31页 |
·底层嵌入功能单元 | 第31页 |
·内嵌专用硬核 | 第31页 |
·硬件描述语言(HDL) | 第31-33页 |
·VHDL及Verilog HDL语言简介 | 第31-33页 |
·Verilog HDL与VHDL的比较 | 第33页 |
·SOPC设计流程 | 第33-34页 |
·Nios Ⅱ软核处理器 | 第34-39页 |
·Nios Ⅱ软核处理器简介 | 第35页 |
·Nios Ⅱ软核处理器的配置 | 第35-37页 |
·可配置软核处理器的优点 | 第37-39页 |
第四章 系统单元电路的设计 | 第39-64页 |
·SDRAM控制器内核的设计 | 第39-41页 |
·并行输入/输出(PIO)内核中断的设计 | 第41-48页 |
·并行输入/输出(PIO)内核涉及中断的相关寄存器 | 第41-42页 |
·并行输入/输出(PIO)内核中断的配置 | 第42-45页 |
·对并行输入/输出(PIO)内核的C语言编程 | 第45-48页 |
·LCD12864液晶显示模块的设计 | 第48-58页 |
·LCD12864液晶模块简介 | 第48页 |
·LCD12864液晶模块的编程操作 | 第48-56页 |
·LCD12864液晶显示模块硬件系统的SOPC设计 | 第56-57页 |
·建立LCD12864液晶显示模块的顶层原理图 | 第57-58页 |
·VGA显示模块的设计 | 第58-64页 |
·VGA简介 | 第58-59页 |
·VGA显示原理及时序 | 第59-60页 |
·VGA显示模块硬件系统的SOPC设计 | 第60-62页 |
·建立VGA显示模块的顶层原理图 | 第62-64页 |
第五章 系统实现及结果分析 | 第64-69页 |
·LCD12864液晶显示模块 | 第64-67页 |
·LCD12864液晶显示模块资源使用情况 | 第64-65页 |
·LCD12864液晶显示模块实验效果 | 第65-67页 |
·VGA显示模块 | 第67-69页 |
·VGA显示模块资源使用情况 | 第67-68页 |
·VGA显示模块实验效果 | 第68-69页 |
第六章 结束语 | 第69-70页 |
参考文献 | 第70-74页 |
致谢 | 第74-75页 |
攻读硕士学位期间的科研成果 | 第75-76页 |
学位论文评阅及答辩情况表 | 第76页 |