| 摘要 | 第1-5页 |
| ABSTRACT | 第5-10页 |
| 第一章 绪论 | 第10-16页 |
| ·课题的研究背景与意义 | 第10-11页 |
| ·国内外研究现状 | 第11-13页 |
| ·课题研究内容和目标 | 第13-14页 |
| ·论文的章节安排 | 第14-16页 |
| 第二章 网络协议原理分析 | 第16-32页 |
| ·网络模型OSI | 第16-18页 |
| ·OSI模型介绍 | 第16-17页 |
| ·音频传输的OSI层次模型 | 第17-18页 |
| ·音频帧数据结构介绍 | 第18-21页 |
| ·IEEE1588协议原理分析 | 第21-26页 |
| ·IEEE1588同步过程 | 第22-25页 |
| ·硬件嵌入DP83640的时钟同步 | 第25-26页 |
| ·实时传输协议RTP与RTCP | 第26-31页 |
| ·RTP/RTCP介绍 | 第27页 |
| ·RTP/RTCP协议的报文格式 | 第27-30页 |
| ·RTP/RTCP工作机制 | 第30-31页 |
| ·本章小结 | 第31-32页 |
| 第三章 系统硬件设计与实现 | 第32-47页 |
| ·系统硬件总体设计 | 第32-33页 |
| ·系统芯片的选型 | 第33-36页 |
| ·数字信号处理器选型 | 第33-34页 |
| ·以太网收发器芯片选型 | 第34-36页 |
| ·系统的硬件设计实现 | 第36-45页 |
| ·电源模块 | 第36-37页 |
| ·时钟模块 | 第37-41页 |
| ·FPGA时钟分频模块 | 第41-42页 |
| ·FLASH程序存储模块 | 第42-43页 |
| ·SDRAM程序存储模块 | 第43页 |
| ·PHY芯片网络接口模块 | 第43-44页 |
| ·JTAG接口模块 | 第44-45页 |
| ·系统设计中的规划布线 | 第45-46页 |
| ·原理图设计 | 第45页 |
| ·PCB设计 | 第45-46页 |
| ·本章小结 | 第46-47页 |
| 第四章 系统驱动的分析与设计 | 第47-62页 |
| ·软件集成开发环境 | 第47-49页 |
| ·CCS3.3概述 | 第47-48页 |
| ·代码编辑环境 | 第48-49页 |
| ·McASP音频接口设计 | 第49-51页 |
| ·EDMA数据传输 | 第51-54页 |
| ·启动EDMA传输 | 第52-53页 |
| ·EDMA传输配置 | 第53-54页 |
| ·EMAC网络接口模块设计 | 第54-56页 |
| ·PHY芯片DP83640网络控制模块配置 | 第56-59页 |
| ·FPGA时钟分频模块 | 第59-61页 |
| ·本章小结 | 第61-62页 |
| 第五章 系统软件模块实现 | 第62-77页 |
| ·TCP/IP协议 | 第62-63页 |
| ·LWIP协议栈移植模块 | 第63-67页 |
| ·LWIP协议 | 第63-64页 |
| ·LWIP协议栈移植 | 第64-67页 |
| ·RTP实时传输协议与RTCP实时传输协议控制模块 | 第67-73页 |
| ·RTP/RTCP发送与接受流程 | 第68-72页 |
| ·RTP数据包的乱序处理 | 第72-73页 |
| ·IEEE1588时钟同步模块 | 第73-76页 |
| ·本章小结 | 第76-77页 |
| 第六章 系统加载和测试 | 第77-85页 |
| ·程序加载 | 第77-78页 |
| ·系统测试 | 第78-85页 |
| ·最小系统模块测试 | 第78-79页 |
| ·程序和数据存储模块测试 | 第79页 |
| ·网络接口模块测试 | 第79-81页 |
| ·时钟同步精度测试 | 第81-85页 |
| 第七章 总结 | 第85-86页 |
| 致谢 | 第86-87页 |
| 参考文献 | 第87-89页 |
| 攻硕期间取得的研究成果 | 第89页 |