弹载GPS空间信息获取的关键技术
摘要 | 第1-4页 |
Abstract | 第4-8页 |
1 绪论 | 第8-16页 |
·研究背景和意义 | 第8-9页 |
·国内外研究状况 | 第9-14页 |
·卫星定位技术应用于弹药中的技术难点 | 第14-15页 |
·主要工作和结构安排 | 第15-16页 |
2 卫星定位技术应用于弹药中的关键技术与解决途径 | 第16-28页 |
·GPS系统组成及定位原理 | 第16-17页 |
·卫星定位技术在弹药中的关键技术与解决方法 | 第17-27页 |
·快速定位技术 | 第17-22页 |
·快速定位实现途径 | 第17-18页 |
·GPS接收模块相关器工作原理 | 第18-20页 |
·多普勒频移对卫星信号频率的影响 | 第20页 |
·常见的几种快捕算法 | 第20-22页 |
·快速重捕技术 | 第22-26页 |
·快速重捕实现途径 | 第22-23页 |
·载波跟踪 | 第23-25页 |
·伪码跟踪 | 第25-26页 |
·抗电磁干扰技术 | 第26-27页 |
·本章小结 | 第27-28页 |
3 弹载GPS接收天线的设计 | 第28-36页 |
·天线基本概念及主要参数 | 第28-29页 |
·弹载GPS天线的特殊需求和模式 | 第29-32页 |
·矩形微带天线的设计过程 | 第32-34页 |
·弹载GPS微带天线设计示例 | 第34-35页 |
·本章小结 | 第35-36页 |
4 系统射频前端及数字相关器电路设计 | 第36-49页 |
·系统总体设计 | 第36-37页 |
·射频前端电路设计 | 第37-41页 |
·射频芯片选型及介绍 | 第38-39页 |
·射频前端时钟电路设计 | 第39-40页 |
·射频前端滤波及整体电路设计 | 第40-41页 |
·数字相关器硬件电路设计 | 第41-45页 |
·FPGA结构特点及选型 | 第41-42页 |
·FPGA配置及时钟电路设计 | 第42-43页 |
·FPGA复位及调试电路设计 | 第43-44页 |
·FPGA与射频前端接口设计 | 第44-45页 |
·FPGA与导航解算模块接口设计 | 第45页 |
·电源电路设计 | 第45-48页 |
·电路供电方案 | 第46-47页 |
·电源芯片选择和电路设计 | 第47-48页 |
·本章小结 | 第48-49页 |
5 系统数字相关器及跟踪环路设计 | 第49-74页 |
·系统软件功能划分 | 第49-51页 |
·数字相关器设计 | 第51-69页 |
·相关器总体结构设计 | 第51-52页 |
·数字中频信号预处理模块实现 | 第52页 |
·FFT模块实现 | 第52-53页 |
·单个数字信号通道内部模块设计 | 第53-63页 |
·单个数字信号通道内部结构设计 | 第53-54页 |
·载波和伪码NCO实现 | 第54-56页 |
·C/A码实现方案 | 第56-58页 |
·C/A码实现及仿真 | 第58-59页 |
·C/A码滑动模块实现及仿真 | 第59-60页 |
·滑动C/A码实现及仿真 | 第60-61页 |
·载波混频器及码相关器实现 | 第61-62页 |
·积分清零器及数据缓存器实现 | 第62-63页 |
·GPS中频信号模拟器实现 | 第63-65页 |
·单个数字信号通道总体仿真 | 第65-68页 |
·数字中频信号预处理模块仿真分析 | 第65页 |
·载波混频器仿真分析 | 第65-66页 |
·码相关器仿真分析 | 第66页 |
·积分清零器及通道总体仿真分析 | 第66-68页 |
·地址译码模块实现 | 第68-69页 |
·全局译码模块实现 | 第68页 |
·单通道内部译码模块实现 | 第68-69页 |
·跟踪环路鉴别器算法和环路滤波器参数确定 | 第69-73页 |
·载波跟踪环路算法及滤波器参数确定 | 第69-72页 |
·FLL设计 | 第70-71页 |
·Costas锁相环设计 | 第71-72页 |
·码跟踪环路算法及滤波器参数确定 | 第72-73页 |
·本章小结 | 第73-74页 |
6 系统调试与试验 | 第74-80页 |
·试验内容及设备 | 第74-75页 |
·射频前端电路测试 | 第75-78页 |
·数字电路部分测试 | 第78-79页 |
·本章小结 | 第79-80页 |
7 总结与展望 | 第80-82页 |
·工作与总结 | 第80-81页 |
·展望 | 第81-82页 |
致谢 | 第82-83页 |
参考文献 | 第83-86页 |
附录 | 第86-87页 |