高跳速宽频带低相噪直接数字频率合成器设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 1 绪论 | 第8-11页 |
| ·课题研究的背景和意义 | 第8页 |
| ·国内外的研究现状 | 第8-9页 |
| ·本课题的主要研究内容 | 第9-10页 |
| ·本文的创新 | 第10-11页 |
| 2 系统理论分析与总体设计 | 第11-31页 |
| ·跳频通信系统概述 | 第11-12页 |
| ·跳频通信系统的收发原理 | 第11-12页 |
| ·系统设计目标 | 第12-13页 |
| ·总体方案论证 | 第13-17页 |
| ·频率合成器的性能指标与实现方法 | 第13-14页 |
| ·DDS/PLL 混合频率设计 | 第14-17页 |
| ·系统方案选择及总体设计框图 | 第17-18页 |
| ·电路设计方案论证 | 第18-31页 |
| ·超宽带的实现 | 第18-22页 |
| ·高跳速的实现 | 第22-27页 |
| ·小波道间隔的实现 | 第27-29页 |
| ·低相噪的实现 | 第29-31页 |
| 3 系统硬件电路设计 | 第31-42页 |
| ·硬件电路设计 | 第31-35页 |
| ·AD9852 描述 | 第31-33页 |
| ·C8051F120 描述 | 第33-34页 |
| ·PE3236 描述 | 第34-35页 |
| ·系统电路设计 | 第35-42页 |
| ·电源设计 | 第36-37页 |
| ·滤波器设计 | 第37-39页 |
| ·DDS 控制电路 | 第39-40页 |
| ·PLL 控制电路 | 第40-41页 |
| ·外部接口电路 | 第41-42页 |
| 4 控制设计 | 第42-47页 |
| ·控制概述 | 第42页 |
| ·跳频码设计 | 第42-45页 |
| ·系统控制流程 | 第45-47页 |
| 5 结论及进一步研究的思考 | 第47-48页 |
| 致谢 | 第48-49页 |
| 参考文献 | 第49-51页 |
| 附录 | 第51-56页 |