首页--工业技术论文--无线电电子学、电信技术论文--电视论文--电视:按体制分论文--数字电视论文

移动数字电视接收前端芯片的数字控制电路设计

摘要第1-5页
ABSTRACT第5-16页
第一章 绪论第16-22页
   ·课题研究背景第16-17页
     ·移动数字电视第16页
     ·移动数字电视标准第16-17页
     ·移动数字电视系统第17页
   ·移动数字电视接收前端芯片的发展第17-20页
     ·移动数字电视接收前端芯片的功能第17-18页
     ·移动数字电视接收前端芯片发展现状第18-19页
     ·移动数字电视接收前端芯片发展趋势第19-20页
   ·课题研究目的及意义第20页
   ·论文的主要内容第20-22页
第二章 数字控制总体设计第22-38页
   ·移动数字电视接收前端芯片架构第22-23页
   ·移动数字电视接收前端芯片设计指标第23-24页
   ·数字控制模块功能第24页
   ·数字控制电路总体框架第24-27页
     ·设计思路第24-25页
     ·接口电路的选择第25-26页
     ·总体框图第26-27页
     ·I~2C 地址分配第27页
   ·控制寄存器第27-36页
     ·寄存器分配表第28-29页
     ·LNA 增益模式控制寄存器第29页
     ·基带增益控制寄存器第29-31页
     ·增益内环控制寄存器第31-32页
     ·AGC 控制方式和基带信号输出方式控制寄存器第32页
     ·工作频段和信道带宽控制寄存器第32-33页
     ·PLL 分频比寄存器第33-34页
     ·电荷泵充放电流控制寄存器第34-35页
     ·测试输出控制寄存器第35-36页
   ·数字控制工作流程第36-38页
第三章 数字控制电路设计第38-57页
   ·数字控制电路设计指标第38页
   ·I~2C 总线格式第38-40页
   ·I~2C 总线接口电路设计第40-54页
     ·I~2C 总线接口电路单元结构第40页
     ·总线二级缓冲输入单元第40-41页
     ·总线开始/停止信号检测单元第41-42页
     ·时钟总线同步单元第42-43页
     ·输入数据串并转换单元第43-44页
     ·地址判断单元第44-46页
     ·读/写模式选择单元第46-47页
     ·输出数据并串转换单元第47-48页
     ·三态输出单元第48-49页
     ·主机响应检测单元第49-50页
     ·缓冲输出单元第50-51页
     ·状态机单元第51-54页
   ·寄存器组电路设计第54-57页
第四章 前端设计及验证第57-74页
   ·数字ASIC 设计流程第57-58页
   ·测试向量设计第58-61页
     ·测试向量原理第58-59页
     ·I~2C 主机测试模块第59-61页
   ·逻辑功能仿真第61-64页
     ·仿真方案第61页
     ·ModelSim 仿真第61-64页
   ·FPGA 验证第64-68页
   ·VCS 时序仿真第68-70页
   ·逻辑综合与仿真第70-73页
     ·逻辑综合第70-72页
     ·综合约束第72页
     ·综合后时序仿真第72-73页
   ·静态时序分析第73-74页
第五章 后端设计及验证第74-85页
   ·布局布线第74-79页
     ·布图规划第74-75页
     ·电源规划第75-76页
     ·布局第76-77页
     ·时钟树综合第77-78页
     ·布线第78-79页
   ·版图与设计规则检查第79-80页
   ·版图后仿真第80-82页
   ·晶体管级仿真第82-85页
第六章 数字控制联合仿真第85-91页
   ·联合仿真原理图第85-86页
   ·联合仿真结果第86-91页
     ·低噪声放大器增益控制第86-88页
     ·信道选择滤波器的信道带宽选择第88-89页
     ·基带模块增益控制第89页
     ·PLL 分频比控制第89-91页
第七章 总结与展望第91-92页
致谢第92-93页
参考文献第93-95页
个人简历第95-96页
攻读硕士学位期间的研究成果第96-97页

论文共97页,点击 下载论文
上一篇:无线局域网视频流组播自适应机制的研究
下一篇:基于数字微波通信的信道均衡技术的研究