移动数字电视接收前端芯片的数字控制电路设计
摘要 | 第1-5页 |
ABSTRACT | 第5-16页 |
第一章 绪论 | 第16-22页 |
·课题研究背景 | 第16-17页 |
·移动数字电视 | 第16页 |
·移动数字电视标准 | 第16-17页 |
·移动数字电视系统 | 第17页 |
·移动数字电视接收前端芯片的发展 | 第17-20页 |
·移动数字电视接收前端芯片的功能 | 第17-18页 |
·移动数字电视接收前端芯片发展现状 | 第18-19页 |
·移动数字电视接收前端芯片发展趋势 | 第19-20页 |
·课题研究目的及意义 | 第20页 |
·论文的主要内容 | 第20-22页 |
第二章 数字控制总体设计 | 第22-38页 |
·移动数字电视接收前端芯片架构 | 第22-23页 |
·移动数字电视接收前端芯片设计指标 | 第23-24页 |
·数字控制模块功能 | 第24页 |
·数字控制电路总体框架 | 第24-27页 |
·设计思路 | 第24-25页 |
·接口电路的选择 | 第25-26页 |
·总体框图 | 第26-27页 |
·I~2C 地址分配 | 第27页 |
·控制寄存器 | 第27-36页 |
·寄存器分配表 | 第28-29页 |
·LNA 增益模式控制寄存器 | 第29页 |
·基带增益控制寄存器 | 第29-31页 |
·增益内环控制寄存器 | 第31-32页 |
·AGC 控制方式和基带信号输出方式控制寄存器 | 第32页 |
·工作频段和信道带宽控制寄存器 | 第32-33页 |
·PLL 分频比寄存器 | 第33-34页 |
·电荷泵充放电流控制寄存器 | 第34-35页 |
·测试输出控制寄存器 | 第35-36页 |
·数字控制工作流程 | 第36-38页 |
第三章 数字控制电路设计 | 第38-57页 |
·数字控制电路设计指标 | 第38页 |
·I~2C 总线格式 | 第38-40页 |
·I~2C 总线接口电路设计 | 第40-54页 |
·I~2C 总线接口电路单元结构 | 第40页 |
·总线二级缓冲输入单元 | 第40-41页 |
·总线开始/停止信号检测单元 | 第41-42页 |
·时钟总线同步单元 | 第42-43页 |
·输入数据串并转换单元 | 第43-44页 |
·地址判断单元 | 第44-46页 |
·读/写模式选择单元 | 第46-47页 |
·输出数据并串转换单元 | 第47-48页 |
·三态输出单元 | 第48-49页 |
·主机响应检测单元 | 第49-50页 |
·缓冲输出单元 | 第50-51页 |
·状态机单元 | 第51-54页 |
·寄存器组电路设计 | 第54-57页 |
第四章 前端设计及验证 | 第57-74页 |
·数字ASIC 设计流程 | 第57-58页 |
·测试向量设计 | 第58-61页 |
·测试向量原理 | 第58-59页 |
·I~2C 主机测试模块 | 第59-61页 |
·逻辑功能仿真 | 第61-64页 |
·仿真方案 | 第61页 |
·ModelSim 仿真 | 第61-64页 |
·FPGA 验证 | 第64-68页 |
·VCS 时序仿真 | 第68-70页 |
·逻辑综合与仿真 | 第70-73页 |
·逻辑综合 | 第70-72页 |
·综合约束 | 第72页 |
·综合后时序仿真 | 第72-73页 |
·静态时序分析 | 第73-74页 |
第五章 后端设计及验证 | 第74-85页 |
·布局布线 | 第74-79页 |
·布图规划 | 第74-75页 |
·电源规划 | 第75-76页 |
·布局 | 第76-77页 |
·时钟树综合 | 第77-78页 |
·布线 | 第78-79页 |
·版图与设计规则检查 | 第79-80页 |
·版图后仿真 | 第80-82页 |
·晶体管级仿真 | 第82-85页 |
第六章 数字控制联合仿真 | 第85-91页 |
·联合仿真原理图 | 第85-86页 |
·联合仿真结果 | 第86-91页 |
·低噪声放大器增益控制 | 第86-88页 |
·信道选择滤波器的信道带宽选择 | 第88-89页 |
·基带模块增益控制 | 第89页 |
·PLL 分频比控制 | 第89-91页 |
第七章 总结与展望 | 第91-92页 |
致谢 | 第92-93页 |
参考文献 | 第93-95页 |
个人简历 | 第95-96页 |
攻读硕士学位期间的研究成果 | 第96-97页 |