干扰检测与识别技术研究与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-15页 |
第一章 绪论 | 第15-20页 |
·引言 | 第15页 |
·课题研究背景 | 第15-17页 |
·课题研究现状及发展趋势 | 第17-19页 |
·本文的主要工作和组织 | 第19-20页 |
第二章 干扰检测基本原理 | 第20-38页 |
·干扰检测过程分析 | 第20-26页 |
·干扰检测和识别过程 | 第20-21页 |
·常见通信干扰的时频域分析图 | 第21-22页 |
·典型通信干扰建模与主要参数分析 | 第22-26页 |
·能量检测技术原理 | 第26-31页 |
·能量检测的基本思想 | 第27页 |
·能量检测的基本原理 | 第27-28页 |
·能量检测的虚警概率和检测概率 | 第28-31页 |
·能量检测的优缺点 | 第31页 |
·基于频域的干扰检测算法研究 | 第31-37页 |
·连续均值消除法(CME) | 第32-35页 |
·前向连续均值消除法(FCME) | 第35-36页 |
·基于子带误码率统计的干扰检测算法 | 第36-37页 |
·本章小结 | 第37-38页 |
第三章 干扰检测技术硬件实现 | 第38-61页 |
·SFF SDR 硬件开发平台简介 | 第38-42页 |
·SFF SDR 产品概述 | 第38页 |
·SFF SDR 开发平台概述 | 第38-39页 |
·SFF SDR 系统设计主要模块介绍 | 第39-41页 |
·定点量化问题 | 第41-42页 |
·20M 带宽干扰检测链路FPGA 硬件设计 | 第42-49页 |
·数据采样与下变频子模块设计 | 第42-43页 |
·低通滤波与加窗子模块设计 | 第43-45页 |
·能量检测子模块设计 | 第45-48页 |
·检测谱线输出子模块设计 | 第48-49页 |
·含静默周期的干扰检测链路FPGA 硬件设计 | 第49-53页 |
·静默期硬件设计 | 第49-51页 |
·带静默周期的检测谱线输出硬件设计 | 第51-53页 |
·DSP 与Matlab 数据交互 | 第53-60页 |
·FPGA 与DSP 数据交互 | 第53-54页 |
·Matlab 与干扰检测界面数据交互 | 第54-60页 |
·本章小结 | 第60-61页 |
第四章 干扰检测与识别性能测试 | 第61-95页 |
·中频条件下的干扰检测性能测试 | 第61-70页 |
·无信号时的扰检测性能测试 | 第61-67页 |
·存在TDCS 信号时的干扰检测性能测试 | 第67-70页 |
·射频条件下的干扰检测性能测试 | 第70-94页 |
·400MHz 射频下的干扰性能测试 | 第70-78页 |
·700MHz 射频下的干扰性能测试 | 第78-84页 |
·TDCS 信号下系统射频性能测试 | 第84-94页 |
·本章小结 | 第94-95页 |
第五章 结束语 | 第95-97页 |
·全文总结及主要贡献 | 第95-96页 |
·下一步的研究工作 | 第96-97页 |
致谢 | 第97-98页 |
参考文献 | 第98-101页 |
个人简历 | 第101页 |
攻读硕士学位期间取得的成果 | 第101-102页 |