DCT算法研究及其IP核的实现
摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-11页 |
·论文背景 | 第8-9页 |
·DCT 的来历 | 第8页 |
·DCT 的性质及应用 | 第8-9页 |
·DCT 算法尚待改进的地方 | 第9页 |
·研究内容 | 第9页 |
·本文的内容划分 | 第9-11页 |
第二章 DCT 算法概述 | 第11-26页 |
·四类DCT 算法 | 第11-12页 |
·直接算法与间接算法 | 第12-19页 |
·直接算法 | 第13-16页 |
·矩阵分解算法 | 第13-15页 |
·递归算法 | 第15-16页 |
·间接算法 | 第16-19页 |
·DCT 和DFT 之间的转换 | 第17-18页 |
·DCT 与DHT 之间的转换 | 第18-19页 |
·输入信号长度N≠2~m 的DCT 算法 | 第19-23页 |
·DCT 的素因子算法 | 第20-21页 |
·截断DCT 算法 | 第21-23页 |
·递归滤波器结构算法 | 第23页 |
·浮点DCT 和整数DCT | 第23-26页 |
第三章 改进的素长度DCT 算法 | 第26-35页 |
·素长度DCT 算法概述 | 第26-27页 |
·素长度DFT 算法 | 第27-29页 |
·DCT、DFT 的映射关系 | 第29-30页 |
·输入映射 | 第29页 |
·输出映射 | 第29-30页 |
·素长度DCT 算法 | 第30-33页 |
·计算复杂度 | 第33-34页 |
·小结 | 第34-35页 |
第四章 FPGA 及IP 核设计方法 | 第35-41页 |
·FPGA 简介 | 第35-38页 |
·FPGA 的基本结构 | 第36-37页 |
·FPGA 的特点 | 第37页 |
·FPGA 和CPLD 的选用 | 第37-38页 |
·IP 核介绍及设计方法 | 第38-41页 |
·IP 核设计方法 | 第39页 |
·Quartus II 简介 | 第39-40页 |
·自顶向下(TOP-DOWN)设计的基本概念 | 第40-41页 |
第五章 素长度DCT 的IP 核设计和仿真 | 第41-54页 |
·素长度DCT 算法模块划分 | 第41-43页 |
·素长度DCT 的IPCore 设计 | 第43-49页 |
·输入数据顺序调整模块设计 | 第43-44页 |
·预加法模块设计 | 第44-45页 |
·乘以余弦、正弦系数模块设计 | 第45-47页 |
·后加法模块设计 | 第47页 |
·常系数模块设计 | 第47-49页 |
·整个系统 | 第49页 |
·系统仿真 | 第49-52页 |
·功能仿真 | 第49-50页 |
·时序仿真 | 第50-52页 |
·N=7 的DCT IP 核设计与仿真 | 第52-54页 |
第六章 总结与展望 | 第54-56页 |
·论文工作总结 | 第54页 |
·研究展望 | 第54-56页 |
致谢 | 第56-58页 |
参考文献 | 第58-61页 |
在读期间研究成果 | 第61页 |