摘要 | 第1-8页 |
ABSTRACT | 第8-10页 |
第1章 绪论 | 第10-14页 |
·课题选题背景 | 第10页 |
·课题的来源与意义 | 第10-12页 |
·本人所做的工作及文章结构安排 | 第12-14页 |
第2章 系统信号处理流程、原理及系统总体结构 | 第14-23页 |
·系统信号处理流程 | 第14页 |
·系统基本原理 | 第14-20页 |
·数字卫星电视调谐解调和信道解码原理 | 第14-19页 |
·节目过滤原理 | 第19页 |
·QAM编码调制原理 | 第19-20页 |
·数字中频调制原理 | 第20页 |
·系统总体结构 | 第20-23页 |
第3章 调谐器的设计 | 第23-37页 |
·调谐器的总体设计 | 第23-27页 |
·三种调谐器设计方案的比较 | 第23-24页 |
·系统中调谐器的电路结构 | 第24-25页 |
·系统中调谐器的主要性能指标 | 第25-27页 |
·基于SL1935的调谐电路设计 | 第27-30页 |
·SL1935介绍 | 第27-29页 |
·SL1935的配置 | 第29-30页 |
·基于MT312的信道解码电路设计 | 第30-34页 |
·MT312介绍 | 第30-31页 |
·MT312的配置 | 第31-34页 |
·22KHz/DISEQC控制电路 | 第34-36页 |
·本章小结 | 第36-37页 |
第4章 节目过滤器的设计与实现# | 第37-51页 |
·节目过滤器的工作机制 | 第37-39页 |
·MPEG-2传输包的结构和系统层特殊信息PSI的介绍 | 第37-39页 |
·节目过滤器的工作机制 | 第39页 |
·节目过滤器的总体设计 | 第39-41页 |
·节目过滤器输入单元的设计与验证 | 第41-44页 |
·节目过滤器输入单元电路原理 | 第41-42页 |
·同步状态机/输出控制宏模块的设计 | 第42-43页 |
·PCR寄存计数宏模块的设计 | 第43-44页 |
·节目过滤器输入单元功能仿真 | 第44页 |
·节目过滤器输出单元的设计与验证 | 第44-46页 |
·节目过滤器输出电路原理 | 第44-45页 |
·节目过滤输出单元功能仿真 | 第45-46页 |
·DSP与主控CPU的通信 | 第46-49页 |
·DSP与主控CPU的通信接口电路 | 第46-47页 |
·通信规约 | 第47-49页 |
·节目过滤器软件流程 | 第49-51页 |
·、 节目过滤器总体软件流程图 | 第49-50页 |
·、 主控CPU与节目过滤器DSP通信软件流程图 | 第50-51页 |
第5章 信道调制通路的设计与实现 | 第51-64页 |
·QAM调制单元 | 第51-56页 |
·L64777的内部结构及原理 | 第51-52页 |
·L64777在系统中的应用 | 第52-56页 |
·数字中频调制单元的设计 | 第56-62页 |
·AD9857的结构和原理 | 第56-58页 |
·AD9857在应用中注意的几个方面 | 第58-59页 |
·AD9857与L64777的接口电路实现 | 第59-61页 |
·AD9857的初始化和频率字的设置 | 第61-62页 |
·捷变型邻频道RF调制单元的设计 | 第62-64页 |
第6章 主控单元的设计 | 第64-74页 |
·主控单元总体结构 | 第64-65页 |
·LCD显示控制器 | 第65-67页 |
·I~2C和SPI总线的实现 | 第67-72页 |
·系统软件流程 | 第72-74页 |
结论 | 第74-76页 |
参考文献 | 第76-79页 |
致谢 | 第79-80页 |
附录A 攻读硕士学位期间发表论文 | 第80-81页 |
附录B 节目过滤器输入单元主要宏块VHDL描述 | 第81-89页 |
附录C 节目过滤输入单元功能仿真波形图 | 第89-93页 |
附录D AD9857与L64777接口主要宏VHDL描述 | 第93-97页 |
附录E 附图 | 第97-99页 |