高速CMOS LVDS收发器IP核设计
| 摘要 | 第3-4页 |
| Abstract | 第4页 |
| 第一章 绪论 | 第7-11页 |
| 1.1 课题的研究背景 | 第7-8页 |
| 1.2 LVDS 的发展及现状 | 第8-9页 |
| 1.3 本文的主要工作与结构 | 第9-11页 |
| 第二章 LVDS 理论分析与整体设计 | 第11-21页 |
| 2.1 LVDS 的工作原理与技术特点 | 第11-14页 |
| 2.1.1 LVDS 的工作原理 | 第11页 |
| 2.1.2 典型的 LVDS 接口方式 | 第11-13页 |
| 2.1.3 LVDS 的技术特点 | 第13-14页 |
| 2.2 集成电路设计与基于 IP 核的芯片设计 | 第14-16页 |
| 2.2.1 集成电路的设计 | 第14-15页 |
| 2.2.2 基于 IP 核的芯片设计 | 第15-16页 |
| 2.3 高速数据传输系统的设计分析 | 第16-19页 |
| 2.3.1 信号完整性分析 | 第16-17页 |
| 2.3.2 LVDS 系统设计的性能指标 | 第17-19页 |
| 2.4 本章小结 | 第19-21页 |
| 第三章 LVDS 驱动器设计与仿真 | 第21-41页 |
| 3.1 LVDS 驱动器的实现和问题 | 第21-23页 |
| 3.1.1 LVDS 驱动器的实现方式 | 第21-23页 |
| 3.1.2 现有 LVDS 驱动器存在的问题 | 第23页 |
| 3.2 双电流模驱动主体电路设计 | 第23-25页 |
| 3.3 共模反馈电路设计 | 第25-27页 |
| 3.4 基准电压源电路设计 | 第27-32页 |
| 3.4.1 带隙基准电路的原理 | 第27-30页 |
| 3.4.2 基准电压源电路的设计与仿真 | 第30-32页 |
| 3.5 预加重电路设计 | 第32-35页 |
| 3.6 缓冲电路设计 | 第35-37页 |
| 3.7 LVDS 驱动器的仿真 | 第37-39页 |
| 3.8 本章小结 | 第39-41页 |
| 第四章 LVDS 接收器设计与仿真 | 第41-59页 |
| 4.1 LVDS 接收器原理与结构 | 第41-42页 |
| 4.2 LVDS 接收器的总体设计 | 第42-43页 |
| 4.3 预接收器的电路设计 | 第43-47页 |
| 4.3.1 经典的多级放大器型预接收器 | 第43-44页 |
| 4.3.2 轨到轨前置放大器 | 第44-47页 |
| 4.4 迟滞比较电路的设计 | 第47-51页 |
| 4.4.1 比较器的简介 | 第47-49页 |
| 4.4.2 迟滞比较器 | 第49-51页 |
| 4.5 整形缓冲电路的设计 | 第51-52页 |
| 4.6 失效保护电路的设计 | 第52-54页 |
| 4.6.1 失效保护的必要性 | 第52-53页 |
| 4.6.2 失效保护的电路实现 | 第53-54页 |
| 4.7 LVDS 接收器的仿真 | 第54-57页 |
| 4.8 本章小结 | 第57-59页 |
| 第五章 版图的设计与实现 | 第59-61页 |
| 5.1 版图设计的规则 | 第59-60页 |
| 5.2 LVDS 收发器的版图实现 | 第60页 |
| 5.3 本章小结 | 第60-61页 |
| 第六章 总结与展望 | 第61-63页 |
| 致谢 | 第63-65页 |
| 参考文献 | 第65-69页 |
| 研究成果 | 第69-70页 |