基于EPC C1G2标准的UHF RFID阅读器数字基带的设计与实现
摘要 | 第1-7页 |
ABSTRACT | 第7-9页 |
目录 | 第9-11页 |
第一章 绪论 | 第11-16页 |
·前言 | 第11页 |
·研究背景与发展现状 | 第11-14页 |
·研究背景 | 第12-13页 |
·国内外发展现状 | 第13-14页 |
·RFID与物联网 | 第14-15页 |
·论文结构和本文的主要工作 | 第15-16页 |
第二章 阅读器数字基带系统结构 | 第16-27页 |
·RFID标准 | 第16-22页 |
·RFID标准现状 | 第16-17页 |
·EPC Global | 第17-18页 |
·EPC C1G2标准 | 第18-22页 |
·RFID阅读器 | 第22-24页 |
·阅读器的功能 | 第22页 |
·阅读器的结构 | 第22-24页 |
·数字基带系统结构 | 第24-26页 |
·工作原理 | 第24-25页 |
·各模块的功能 | 第25页 |
·系统参数设定 | 第25-26页 |
·本章小结 | 第26-27页 |
第三章 阅读器数字基带系统的设计 | 第27-46页 |
·发送单元 | 第27-32页 |
·CRC校验模块 | 第27-29页 |
·发送编码模块 | 第29-30页 |
·升余弦滤波器 | 第30-31页 |
·希尔伯特滤波器 | 第31-32页 |
·接收单元 | 第32-36页 |
·信道滤波器 | 第32-34页 |
·接收译码电路 | 第34-36页 |
·控制单元 | 第36-45页 |
·定时模块 | 第36-38页 |
·控制状态机 | 第38-39页 |
·防碰撞模块 | 第39-41页 |
·SPI接口 | 第41-45页 |
·本章小结 | 第45-46页 |
第四章 阅读器数字基带系统的仿真与实现 | 第46-57页 |
·数字基带系统的仿真 | 第46-48页 |
·FPGA仿真平台 | 第46-48页 |
·数字基带系统的ASIC实现 | 第48-56页 |
·ASIC设计流程 | 第48-49页 |
·ASIC实现 | 第49-56页 |
·本章小结 | 第56-57页 |
第五章 数字基带芯片测试 | 第57-68页 |
·测试方案 | 第57-59页 |
·时钟分频模块测试 | 第58页 |
·发送链路测试 | 第58页 |
·接收链路测试 | 第58页 |
·控制模块测试 | 第58-59页 |
·芯片测试 | 第59-67页 |
·测试芯片 | 第59-61页 |
·芯片各模块测试 | 第61-67页 |
·测试小结 | 第67-68页 |
第六章 总结与展望 | 第68-70页 |
·本文工作总结 | 第68-69页 |
·研究工作展望 | 第69-70页 |
参考文献 | 第70-73页 |
攻读硕士学位期间所发表的论文 | 第73页 |
攻读硕士学位期间申请和获得专利情况 | 第73-74页 |
致谢 | 第74-75页 |