基于DSP的天线公用器控制与实现
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-15页 |
1.1 项目研究背景及其意义 | 第8-9页 |
1.2 国内外发展状况 | 第9页 |
1.3 主流公用器设计方案 | 第9-13页 |
1.4 本课题的主要内容与结构安排 | 第13-15页 |
第二章 公用器选型和理论基础 | 第15-22页 |
2.1 基于 DSP 技术设计的公用器结构 | 第15-16页 |
2.2 公用器发送模块仿真 | 第16-17页 |
2.3 信号传输系统链路计算 | 第17-21页 |
2.4 本章小结 | 第21-22页 |
第三章 公用器硬件系统 | 第22-33页 |
3.1 带通滤波器组设计 | 第22-26页 |
3.1.1 带通滤波器理论分析 | 第22-23页 |
3.1.2 带通滤波器分组与指标 | 第23-24页 |
3.1.3 带通滤波器 S 参数仿真 | 第24-26页 |
3.2 控制系统搭建 | 第26-32页 |
3.2.1 数字信号处理器的选取 | 第26-27页 |
3.2.2 F2812 存储器映像 | 第27-28页 |
3.2.3 JTAG 仿真口的连接 | 第28-29页 |
3.2.4 供电电源设计 | 第29页 |
3.2.5 多路电源模块设计 | 第29-30页 |
3.2.6 外扩 FLASH 的设计 | 第30页 |
3.2.7 滤波器控制和 SCI 串口通信电路 | 第30-31页 |
3.2.8 CPLD 体系结构 | 第31-32页 |
3.2.9 频率控制字和 TOD | 第32页 |
3.3 本章小结 | 第32-33页 |
第四章 系统软件设计 | 第33-46页 |
4.1 DSP 开发环境 CCS 介绍 | 第33-34页 |
4.2 DSP 程序设计流程 | 第34-35页 |
4.3 FPGA/ CPLD 程序开发 | 第35-42页 |
4.3.1 FPGA/ CPLD 开发环境 | 第35-36页 |
4.3.2 串口通信程序设计 | 第36-37页 |
4.3.3 频率控制字/TOD | 第37-40页 |
4.3.4 双口 RAM 程序设计 | 第40-42页 |
4.4 DSP 程序开发 | 第42-44页 |
4.4.1 GPIO 控制滤波器 | 第42页 |
4.4.2 SCIA 串口通信 | 第42-44页 |
4.5 公用器实际效果 | 第44-45页 |
4.6 本章小结 | 第45-46页 |
第五章 总结和展望 | 第46-47页 |
参考文献 | 第47-49页 |
研究生期间发表论文 | 第49-50页 |
致谢 | 第50-51页 |
详细中英文摘要 | 第51-55页 |