| 致谢 | 第7-8页 |
| 摘要 | 第8-9页 |
| abstract | 第9页 |
| 第一章 绪论 | 第15-23页 |
| 1.1 研究背景 | 第15-20页 |
| 1.1.1 ∑-△ADC | 第15-18页 |
| 1.1.2 PGA | 第18-20页 |
| 1.2 研究意义 | 第20-21页 |
| 1.3 论文的主要工作与组织结构 | 第21-22页 |
| 1.4 本章小结 | 第22-23页 |
| 第二章 可编程增益放大电路(PGA)原理 | 第23-33页 |
| 2.1 PGA的性能指标 | 第23-24页 |
| 2.2 PGA架构 | 第24-26页 |
| 2.2.1 PGA电路性能描述 | 第24-25页 |
| 2.2.2 PGA电路整体架构 | 第25-26页 |
| 2.3 PGA实现原理 | 第26-32页 |
| 2.3.1 不同增益的实现原理 | 第26-28页 |
| 2.3.2 共模输入信号的要求 | 第28-29页 |
| 2.3.3 斩波稳定(CHS:Chopper stabilized)的基本原理 | 第29-32页 |
| 2.4 本章小结 | 第32-33页 |
| 第三章 PGA关键电路的设计 | 第33-65页 |
| 3.1 PGA的具体架构 | 第33-36页 |
| 3.1.1 PGA第一级的具体结构 | 第33-34页 |
| 3.1.2 PGA第二级的具体结构 | 第34-35页 |
| 3.1.3 PGA中运算放大器结构的选择 | 第35-36页 |
| 3.2 斩波稳定运算放大器 | 第36-53页 |
| 3.2.1 PGA中斩波稳定运算放大器输入级的设计 | 第37-39页 |
| 3.2.2 PGA中斩波稳定运算放大器中间级的设计 | 第39-43页 |
| 3.2.3 PGA中斩波稳定运算放大器输出级的设计 | 第43-46页 |
| 3.2.4 PGA中斩波稳定运算放大器中斩波技术 | 第46-52页 |
| 3.2.5 PGA中斩波稳定运算放大器偏置电路的设计 | 第52-53页 |
| 3.3 轨到轨运算放大器 | 第53-63页 |
| 3.3.1 轨到轨输入的实现 | 第55-58页 |
| 3.3.2 轨到轨输出的实现 | 第58-61页 |
| 3.3.3 偏置电路设计 | 第61-62页 |
| 3.3.4 轨到轨运算放大器的整体结构 | 第62-63页 |
| 3.4 开关电容电路 | 第63-64页 |
| 3.5 本章小结 | 第64-65页 |
| 第四章 PGA仿真与分析 | 第65-76页 |
| 4.1 PGA第一级电路仿真 | 第65-70页 |
| 4.2 PGA第二级电路仿真 | 第70-73页 |
| 4.3 PGA整体电路仿真 | 第73-75页 |
| 4.4 本章小结 | 第75-76页 |
| 第五章 总结与展望 | 第76-78页 |
| 参考文献 | 第78-81页 |
| 攻读硕士学位期间的学术活动及成果情况 | 第81页 |