极低信噪比下基于连续相位调制的载波同步算法研究与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-17页 |
第一章 绪论 | 第17-23页 |
1.1 选题背景及意义 | 第17页 |
1.2 连续相位调制 | 第17-18页 |
1.3 载波同步技术的研究 | 第18-20页 |
1.3.1 同步技术简介 | 第18页 |
1.3.2 载波同步简介 | 第18页 |
1.3.3 载波同步技术国内外研究现状 | 第18-20页 |
1.4 论文主要内容及结构 | 第20-23页 |
第二章 SOQPSK 调制解调和载波同步相关技术 | 第23-39页 |
2.1 SOQPSK调制解调技术 | 第23-26页 |
2.1.1 CPM基本概念 | 第23页 |
2.1.2 SOQPSK调制 | 第23-25页 |
2.1.3 SOQPSK解调 | 第25-26页 |
2.2 导频辅助的载波同步技术 | 第26-34页 |
2.2.1 基本概念和模型 | 第26-27页 |
2.2.2 频偏估计算法 | 第27-33页 |
2.2.3 算法复杂度分析 | 第33-34页 |
2.3 基于对称帧的载波同步 | 第34-38页 |
2.3.1 基本概念和帧结构 | 第34页 |
2.3.2 对称帧和非对称帧CRB性能分析 | 第34-35页 |
2.3.3 对称帧在联合频相偏估计中的应用 | 第35-37页 |
2.3.4 对称帧结构的仿真分析 | 第37-38页 |
2.4 结论 | 第38-39页 |
第三章 极低信噪比下的同步方案 | 第39-47页 |
3.1 系统模型 | 第39-40页 |
3.2 数据帧结构 | 第40-41页 |
3.3 极低信噪比同步仿真参数的确定 | 第41-44页 |
3.3.1 导频长度 | 第41页 |
3.3.2 导频间距和FFT点数 | 第41-42页 |
3.3.3 RPA旋转因子 | 第42-44页 |
3.4 仿真性能分析 | 第44-45页 |
3.5 小结 | 第45-47页 |
第四章 极低信噪比下同步方案的FPGA实现 | 第47-71页 |
4.1 发送端系统的FPGA实现 | 第47-49页 |
4.1.1 系统模型 | 第47页 |
4.1.2 扩频的原理和实现 | 第47-49页 |
4.1.3 SOQPSK调制的实现 | 第49页 |
4.2 接收端系统的FPGA实现 | 第49-71页 |
4.2.1 系统框图 | 第49-50页 |
4.2.2 RPA算法原理和实现 | 第50-55页 |
4.2.3 时域相关算法的原理和实现 | 第55-61页 |
4.2.4 SOQPSK解调模块 | 第61-69页 |
4.2.5 解扩模块 | 第69-71页 |
第五章 极低信噪比同步算法实现结果和性能分析 | 第71-81页 |
5.1 发送端同步结果分析 | 第71-74页 |
5.1.1 扩频模块 | 第71-73页 |
5.1.2 调制模块 | 第73-74页 |
5.2 接收端同步结果分析 | 第74-80页 |
5.2.1 RPA同步模块 | 第74-76页 |
5.2.2 CC同步模块 | 第76-78页 |
5.2.3 解调模块 | 第78-79页 |
5.2.4 解扩模块 | 第79-80页 |
5.3 小结 | 第80-81页 |
第六章 总结与展望 | 第81-83页 |
参考文献 | 第83-87页 |
致谢 | 第87-89页 |
作者简介 | 第89-90页 |