| 摘要 | 第6-8页 |
| ABSTRACT | 第8-9页 |
| 1 绪论 | 第10-16页 |
| 1.1 项目的研究背景 | 第10-11页 |
| 1.2 超高速数据采集技术综述 | 第11-14页 |
| 1.2.1 用高速ADC直接将数据存储到SRAM中 | 第11-12页 |
| 1.2.2 用两片SRAM进行换体存储 | 第12-13页 |
| 1.2.3 用双口SRAM或者FIFO的方式 | 第13-14页 |
| 1.3 本文的工作和意义 | 第14-16页 |
| 2 暂态数据采集在电力系统中的应用 | 第16-24页 |
| 2.1 输电线路故障行波测距 | 第16-19页 |
| 2.2 利用暂态信号的小电流接地故障选线 | 第19-20页 |
| 2.3 超高速继电保护 | 第20-22页 |
| 2.4 暂态量录波 | 第22页 |
| 2.5 局部放电测试 | 第22-24页 |
| 3 超高速数据采集系统的设计 | 第24-37页 |
| 3.1 超高速数据采集系统的设计要求 | 第24-27页 |
| 3.1.1 数据采集死区控制 | 第24页 |
| 3.1.2 采样参数控制 | 第24-25页 |
| 3.1.3 触发要求 | 第25-26页 |
| 3.1.4 GPS对时功能 | 第26-27页 |
| 3.1.5 数据的存储和远传 | 第27页 |
| 3.2 超高速数据采集系统硬件构成 | 第27-31页 |
| 3.2.1 硬件框图 | 第28-29页 |
| 3.2.2 硬件工作原理 | 第29-31页 |
| 3.3 超高速数据采集系统软件构成 | 第31-37页 |
| 3.3.1 软件框图 | 第32页 |
| 3.3.2 软件流程 | 第32-37页 |
| 4 关键技术问题的解决 | 第37-56页 |
| 4.1 实时操作系统的使用 | 第37-48页 |
| 4.1.1 实时操作系统的选择 | 第38-41页 |
| 4.1.2 UC/OS的移植 | 第41-48页 |
| 4.2 FPGA的选择与应用 | 第48-53页 |
| 4.3 无死区采集的实现 | 第53-54页 |
| 4.4 抗干扰措施 | 第54-56页 |
| 5 试验与现场应用结果 | 第56-62页 |
| 5.1 超高速数据采集装置的试验 | 第56-59页 |
| 5.2 在输电线路故障行波测距上的应用 | 第59-62页 |
| 6 结论 | 第62-64页 |
| 6.1 研究过程中得到的主要成果和结论 | 第62-63页 |
| 6.2 下一步的工作 | 第63-64页 |
| 参考文献 | 第64-69页 |
| 致谢 | 第69-70页 |
| 附录 | 第70-74页 |
| 学位论文评阅及答辩情况表 | 第74页 |