摘要 | 第4-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第12-18页 |
1.1 论文背景 | 第12-14页 |
1.1.1 论文摘要 | 第12页 |
1.1.2 论文的开发任务与内容 | 第12-13页 |
1.1.3 论文的关键技术以及创新点 | 第13-14页 |
1.1.4 国内外研究现状 | 第14页 |
1.2 NetFPGA的起源 | 第14-15页 |
1.3 NetFPGA的核心部件 | 第15-18页 |
1.3.1 FPGA | 第15-16页 |
1.3.2 Memory | 第16页 |
1.3.3 PHY | 第16页 |
1.3.4 PCI | 第16-17页 |
1.3.5 SATA | 第17-18页 |
第2章 NetFPGA平台搭建 | 第18-25页 |
2.1 NetFPGA的硬件设备 | 第18页 |
2.2 操作系统介绍以及安装 | 第18-19页 |
2.2.1 NetFPGA兼容的操作系统介绍 | 第18页 |
2.2.2 Bios的设置 | 第18页 |
2.2.3 Cent OS 4.4的安装 | 第18-19页 |
2.3 NetFPGA系统安装法 | 第19-21页 |
2.3.1 设置Grub参数 | 第19-20页 |
2.3.2 下载NetFPGA的基础开发包 | 第20页 |
2.3.3 设置环境变量 | 第20页 |
2.3.4 检查Linux内核源代码是否是对应版本的 | 第20页 |
2.3.5 安装perl支持包 | 第20页 |
2.3.6 安装JAVA包 | 第20-21页 |
2.3.7 安装NetFPGA驱动 | 第21页 |
2.3.8 验证安装是否成功 | 第21页 |
2.3.9 执行CPCI | 第21页 |
2.4 安装NetFPGA的开发工具 | 第21-22页 |
2.4.1 安装NetFPGA的综合工具 | 第21-22页 |
2.4.2 安装NetFPGA的仿真工具 | 第22页 |
2.4.3 安装NetFPGA的调试工具 | 第22页 |
2.5 NetFPGA的测试 | 第22-25页 |
2.5.1 selftest | 第22-23页 |
2.5.2 regress test | 第23-25页 |
第3章 Verilog HDL和网络安全通信 | 第25-39页 |
3.1 Veri log HDL的设计方法概述 | 第25-28页 |
3.1.1 硬件描述语言HDL | 第25页 |
3.1.2 Veri log HDL的历史 | 第25-26页 |
3.1.3 使用Verilog HDL设计电路的优点 | 第26-27页 |
3.1.4 Veri log HDL的设计流程简介 | 第27-28页 |
3.2 Veri log HDL的基本语法 | 第28-33页 |
3.2.1 Veri log HDL模块介绍 | 第29-30页 |
3.2.2 数据类型和常量变量 | 第30页 |
3.2.3 运算符和表达式 | 第30-31页 |
3.2.4 赋值语句和块语句 | 第31-32页 |
3.2.5 条件语句 | 第32-33页 |
3.2.6 循环语句 | 第33页 |
3.3 硬件描述语言和C语言的关系和作用 | 第33-36页 |
3.3.1 与Verilog HDL配合使用的为什么是C语言 | 第34页 |
3.3.2 C与Verilog HDL相互转换中的问题 | 第34-35页 |
3.3.3 C语言和Verilog HDL之间的转化 | 第35-36页 |
3.4 网络安全通信 | 第36-39页 |
3.4.1 信息安全简介 | 第36-37页 |
3.4.2 网络安全 | 第37-38页 |
3.4.3 基础密码学 | 第38-39页 |
第4章 设计与实现 | 第39-51页 |
4.1 总体设计 | 第39-44页 |
4.1.1 NetFPGA的内部结构 | 第39-40页 |
4.1.2 总体设计 | 第40-42页 |
4.1.3 有限状态机FSM的设计 | 第42-43页 |
4.1.4 DES加密模块设计 | 第43-44页 |
4.2 实现部分 | 第44-47页 |
4.2.1 S盒的设计 | 第44-45页 |
4.2.2 生成密钥设计 | 第45-46页 |
4.2.3 有限状态机FSM的设计 | 第46-47页 |
4.3 结果及其验证 | 第47-51页 |
4.3.1 功能仿真 | 第47-48页 |
4.3.2 逻辑验证 | 第48-49页 |
4.3.3 结果分析 | 第49-51页 |
第5章 总结 | 第51-52页 |
参考文献 | 第52-53页 |
致谢 | 第53页 |