致谢 | 第4-5页 |
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第11-18页 |
1.1 研究背景 | 第11-12页 |
1.2 研究意义及现状分析 | 第12-16页 |
1.2.1 导航接收机前端应用简析 | 第12-13页 |
1.2.2 低噪声放大器芯片工艺介绍 | 第13-15页 |
1.2.3 通用导航低噪声放大器芯片现状分析 | 第15-16页 |
1.3 研究内容及组织结构 | 第16-18页 |
1.3.1 研究内容 | 第16页 |
1.3.2 本文组织结构 | 第16-18页 |
第2章 低噪声放大器基本设计理论 | 第18-43页 |
2.1 噪声模型及理论分析 | 第18-27页 |
2.1.1 噪声类型 | 第19-20页 |
2.1.2 噪声系数 | 第20-22页 |
2.1.3 线性网络二端口噪声模型分析 | 第22-24页 |
2.1.4 pHEMT二端口网络噪声分析 | 第24-27页 |
2.2 低噪声放大器的主要性能指标 | 第27-37页 |
2.2.1 增益 | 第27-28页 |
2.2.2 稳定性 | 第28-29页 |
2.2.3 输入端口阻抗匹配 | 第29-30页 |
2.2.4 线性度 | 第30-35页 |
2.2.5 灵敏度 | 第35页 |
2.2.6 动态范围 | 第35-37页 |
2.3 低噪声放大器基本拓扑结构 | 第37-43页 |
2.3.1 输入端并联电阻的共源放大器 | 第37-39页 |
2.3.2 电阻反馈共源放大器 | 第39-41页 |
2.3.3 共栅放大器 | 第41-43页 |
第3章 集成SAW滤波器的低噪声放大器芯片设计与仿真 | 第43-75页 |
3.1 设计方案及架构分析 | 第43-48页 |
3.1.1 集成SAW滤波器的低噪声放大器芯片设计目标 | 第44-45页 |
3.1.2 接收机系统干扰分析 | 第45-47页 |
3.1.3 集成SAW滤波器的低噪声放大器设计架构 | 第47-48页 |
3.2 集成SAW滤波器的低噪声放大器芯片单级电路设计 | 第48-69页 |
3.2.1 管芯拓扑架构设计 | 第48-58页 |
3.2.2 静态工作点仿真分析 | 第58-60页 |
3.2.3 偏置电路设计及仿真 | 第60-62页 |
3.2.4 小信号S参数匹配及噪声匹配网络设计及仿真 | 第62-67页 |
3.2.5 线性度仿真及分析 | 第67-69页 |
3.3 集成SAW滤波器的低噪声放大器芯片总体电路设计 | 第69-75页 |
3.3.1 完整级联电路设计 | 第69-71页 |
3.3.2 总体电路小信号S参数匹配及噪声匹配网络设计及仿真 | 第71-72页 |
3.3.3 线性度仿真及分析 | 第72-75页 |
第4章 集成SAW滤波器的低噪声放大器芯片SIP封装及测试 | 第75-94页 |
4.1 芯片基板封装设计 | 第75-79页 |
4.1.1 SIP(System In Package)封装技术 | 第75-76页 |
4.1.2 芯片基板设计 | 第76-79页 |
4.2 测试方法及装配 | 第79-84页 |
4.2.1 噪声系数测试方法 | 第79-82页 |
4.2.2 测试装配 | 第82-84页 |
4.3 性能参数测试与调试 | 第84-92页 |
4.3.1 S参数调试 | 第84-88页 |
4.3.2 噪声系数调试 | 第88-89页 |
4.3.3 线性度调试 | 第89-92页 |
4.4 测试总结 | 第92-94页 |
第5章 总结和展望 | 第94-96页 |
5.1 论文研究总结 | 第94-95页 |
5.2 工作展望 | 第95-96页 |
参考文献 | 第96-101页 |
作者简介 | 第101页 |
发表的学术论文 | 第101页 |