摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
缩略语 | 第10-11页 |
第一章 绪论 | 第11-15页 |
1.1 研究背景 | 第11-12页 |
1.2 本文贡献 | 第12-14页 |
1.2.1 面临的挑战及提出的问题 | 第12-13页 |
1.2.2 本文的研究方法及解决方案 | 第13-14页 |
1.3 本文组织结构 | 第14页 |
1.4 本章小结 | 第14-15页 |
第二章 NetFPGA平台工作原理研究及分析 | 第15-29页 |
2.1 NetFPGA平台简介 | 第15-16页 |
2.2 NetFPGA的硬件结构及平台组成 | 第16-18页 |
2.2.1 NetFPGA的硬件结构 | 第16-17页 |
2.2.2 NetFPGA平台组成 | 第17-18页 |
2.3 NetFPGA硬件参考设计 | 第18-24页 |
2.3.1 参考路由器简介 | 第18-19页 |
2.3.2 参考路由器功能模块研究分析 | 第19-24页 |
2.4 NetFPGA硬件设计中的关键技术 | 第24-27页 |
2.4.1 总线设计 | 第24-25页 |
2.4.2 流水线技术 | 第25-26页 |
2.4.3 数据包帧格式 | 第26-27页 |
2.5 本章小结 | 第27-29页 |
第三章 Open vSwitch工作机制研究及源码分析 | 第29-43页 |
3.1 Open vSwitch简介 | 第29-30页 |
3.2 Open vSwitch的整体结构 | 第30-32页 |
3.3 Open vSwitch核心态 | 第32-36页 |
3.3.1 Open vSwitch流表 | 第32-33页 |
3.3.2 核心态工作机制及代码分析 | 第33-36页 |
3.4 Open vSwitch用户态 | 第36-40页 |
3.4.1 Open vSwitch用户态的重要结构体 | 第36-37页 |
3.4.2 Open vSwitch用户态工作机制及源码分析 | 第37-40页 |
3.5 Open vSwitch用户态与核心态通信 | 第40-41页 |
3.6 本章小结 | 第41-43页 |
第四章 Open vSwitch核心态的NetFPGA设计与实现 | 第43-55页 |
4.1 Open vSwitch核心态功能分析 | 第43-44页 |
4.2 Open vSwitch核心态的NetFPGA模块设计 | 第44-54页 |
4.2.1 核心态功能NetFPGA实现的整体设计方案 | 第44-45页 |
4.2.2 NetFPGA各功能模块设计及实现 | 第45-54页 |
4.3 本章小结 | 第54-55页 |
第五章 Open vSwitch用户态与硬件核心态结合 | 第55-65页 |
5.1 问题分析 | 第55-56页 |
5.2 Open vSwitch用户态与NetFPGA核心态结合的方案与实现 | 第56-63页 |
5.2.1 向NetFPGA发送截获到的数据包 | 第56-58页 |
5.2.2 NetFPGA向系统上层发送的数据包的处理 | 第58-62页 |
5.2.3 流表内容的添加 | 第62-63页 |
5.3 本章小结 | 第63-65页 |
第六章 实验和测试 | 第65-75页 |
6.1 测试方法及环境 | 第65-66页 |
6.2 本地虚拟机间通信的性能测试及分析 | 第66-72页 |
6.2.1 宿主主机系统资源丰富情况 | 第66-69页 |
6.2.2 宿主主机系统资源匮乏情况 | 第69-72页 |
6.3 本地虚拟机与外部主机通信的性能测试及分析 | 第72-73页 |
6.4 测试结果总结分析 | 第73页 |
6.5 本章小结 | 第73-75页 |
第七章 总结与展望 | 第75-77页 |
7.1 本文工作总结 | 第75页 |
7.2 今后工作展望 | 第75-77页 |
参考文献 | 第77-79页 |
致谢 | 第79-80页 |
攻读学位期间发表的学术论文和科研情况 | 第80页 |