小数倍多速率信号处理应用研究
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-15页 |
1.1 研究背景 | 第9-10页 |
1.2 研究现状 | 第10-13页 |
1.2.1 多速率信号处理的研究现状 | 第10-12页 |
1.2.2 位同步的研究现状 | 第12-13页 |
1.3 本文主要内容与结构 | 第13-15页 |
第二章 多速率信号处理技术研究 | 第15-33页 |
2.1 整数倍转换 | 第15-21页 |
2.1.1 整数倍内插 | 第15-17页 |
2.1.2 整数倍抽取 | 第17-19页 |
2.1.3 整数倍转换实现结构 | 第19-21页 |
2.2 分数倍转换 | 第21-24页 |
2.2.1 分数倍转换原理 | 第21-22页 |
2.2.2 分数倍转换实现结构 | 第22-24页 |
2.3 典型的滤波器实现 | 第24-28页 |
2.3.1 积分梳状滤波器 | 第25-26页 |
2.3.2 半带滤波器 | 第26-28页 |
2.3.3 滤波器特性总结 | 第28页 |
2.4 转换滤波器的多级实现 | 第28-33页 |
2.4.1 多级实现的优势 | 第29-30页 |
2.4.2 多级实现的设计方法 | 第30-33页 |
第三章 小数倍插值算法研究 | 第33-45页 |
3.1 小数倍插值原理 | 第33-34页 |
3.2 插值滤波器设计 | 第34-41页 |
3.2.1 线性内插滤波器 | 第35-36页 |
3.2.2 拉格朗日插值滤波器 | 第36-39页 |
3.2.3 基于样条函数的内插滤波器 | 第39-41页 |
3.3 内插滤波器实现 | 第41-45页 |
3.3.1 一般的滤波器实现 | 第41-42页 |
3.3.2 Farrow结构 | 第42-45页 |
第四章 位同步中的插值算法研究 | 第45-65页 |
4.1 位同步技术 | 第45-50页 |
4.1.1 位同步技术概述 | 第45-47页 |
4.1.2 位同步实现方案 | 第47-49页 |
4.1.3 位同步的性能指标 | 第49-50页 |
4.2 位同步模块研究 | 第50-57页 |
4.2.1 定时误差估计算法 | 第50-55页 |
4.2.2 环路滤波器模块 | 第55-56页 |
4.2.3 插值控制模块 | 第56-57页 |
4.3 基于最小均方误差的插值算法 | 第57-60页 |
4.4 性能仿真 | 第60-65页 |
第五章 系统FPGA实现 | 第65-75页 |
5.1 FPGA介绍 | 第65页 |
5.2 项目系统分析 | 第65-66页 |
5.3 FPGA实现 | 第66-75页 |
5.3.1 小数倍速率转换模块 | 第67-69页 |
5.3.2 CIC滤波模块 | 第69-71页 |
5.3.3 Gardner位同步模块 | 第71-75页 |
第六章 总结与展望 | 第75-76页 |
参考文献 | 第76-79页 |
致谢 | 第79-80页 |
攻读学位期间发表的学术论文目录 | 第80页 |