摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-12页 |
1.1 射频识别技术(RFID)介绍 | 第8-9页 |
1.2 无源UHF RFID发展现状 | 第9-11页 |
1.3 本文主要研究内容与章节分布 | 第11-12页 |
第二章 基于ISO 18000-6C协议的智能双端口标签系统架构 | 第12-24页 |
2.1 ISO/IEC 18000-6 协议简介 | 第12-14页 |
2.2 ISO/IEC 18000-6C通信协议解析 | 第14-20页 |
2.2.1 物理层 | 第14-18页 |
2.2.2 MAC层 | 第18-20页 |
2.3 ISO/IEC 18000-6C通信协议的防碰撞实现 | 第20-21页 |
2.4 智能双天线电子标签系统架构 | 第21-24页 |
第三章 基于低功耗设计理论的数字基带电路设计 | 第24-32页 |
3.1 功耗产生原因 | 第24-26页 |
3.1.1 静态功耗 | 第24-25页 |
3.1.2 动态功耗 | 第25-26页 |
3.2 低功耗设计实现方法 | 第26-29页 |
3.3 数字基带整体架构 | 第29-32页 |
第四章 数字基带电路前端设计实现 | 第32-40页 |
4.1 RTL级代码功能验证 | 第32-33页 |
4.2 逻辑综合 | 第33-40页 |
4.2.1 DC综合实现过程 | 第35-38页 |
4.2.2 DCT综合实现过程 | 第38-40页 |
第五章 数字基带电路物理实现 | 第40-59页 |
5.1 数据准备(design setup) | 第40-44页 |
5.1.1 synthesis数据 | 第41-42页 |
5.1.2 物理数据 | 第42-44页 |
5.2 全局规划(floorplan) | 第44-46页 |
5.3 标准单元摆放(placement) | 第46-50页 |
5.4 时钟树生成 | 第50-53页 |
5.4.1 时钟树优化 | 第52-53页 |
5.5 布线(Route) | 第53-56页 |
5.6 可制造性设计(Design for manufacture) | 第56-58页 |
5.7 数据提取 | 第58-59页 |
第六章 数字基带芯片验证及仿真 | 第59-64页 |
6.1 静态时序分析 | 第59-61页 |
6.2 形式验证 | 第61页 |
6.3 功耗分析 | 第61页 |
6.4 后仿 | 第61-62页 |
6.5 物理验证 | 第62-64页 |
第七章 总结与展望 | 第64-65页 |
参考文献 | 第65-68页 |
发表论文和参加科研情况说明 | 第68-69页 |
致谢 | 第69-70页 |