首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信息论论文--信道编码理论论文

基于以太网接口的Turbo码编译码系统FPGA实现

摘要第5-6页
ABSTRACT第6页
符号对照表第10-11页
缩略语对照表第11-15页
第一章 绪论第15-19页
    1.1 研究背景第15页
    1.2 信道编码技术的发展第15-16页
    1.3 Turbo码的研究现状第16-17页
    1.4 基于以太网接口的整个编译码系统的研究意义第17-18页
    1.5 本文结构安排第18-19页
第二章 Turbo码的基本原理第19-35页
    2.1 Turbo码的编码原理第19-22页
    2.2 Turbo码的译码原理第22-24页
        2.2.1 Turbo码迭代译码原理第22-23页
        2.2.2 SISO译码器第23-24页
    2.3 Turbo码译码算法第24-32页
        2.3.1 MAP算法第25-30页
        2.3.2 Log-MAP算法第30-31页
        2.3.3 Max-Log-MAP算法第31页
        2.3.4 各种译码算法的比较第31-32页
    2.4 各种参数下的性能比较第32-34页
    2.5 本章小结第34-35页
第三章 千兆以太网通信平台的研究和实现第35-51页
    3.1 千兆以太网标准第35-39页
        3.1.1 千兆以太网概况第35-36页
        3.1.2 千兆以太网的组成部分第36-38页
        3.1.3 IEEE 802.3 帧格式描述第38-39页
    3.2 基于Virtex-6 的千兆以太网的解决方案第39-40页
    3.3 以太网接口的硬件实现第40-46页
        3.3.1 以太网模块总体框图及其设计第40-43页
        3.3.2 以太网各个模块的设计第43-46页
    3.4 WinPcap的原理及其实现第46-49页
        3.4.1 WinPcap介绍第46页
        3.4.2 WinPcap的组成第46-47页
        3.4.3 WinPcap的开发流程第47-49页
    3.5 基于WinPcap的整个以太网通信平台的调试第49-50页
        3.5.1 上位机发送端的测试第49-50页
        3.5.2 FGPA开发板端的测试第50页
    3.6 本章小结第50-51页
第四章 Turbo码编译码器的硬件实现第51-67页
    4.1 Turbo码编码器的硬件实现第51-55页
        4.1.1 编码器的整体框架图第51-53页
        4.1.2 各个子模块的硬件设计第53-54页
        4.1.3 编码器整体仿真第54-55页
    4.2 基于滑窗算法的Turbo码设计思路第55-56页
    4.3 数据的定点量化第56-59页
    4.4 Turbo码译码器的硬件实现第59-66页
        4.4.1 译码器的整体框架设计第59-60页
        4.4.2 SISO译码模块的设计第60-64页
        4.4.3 交织/解交织模块第64-65页
        4.4.4 整个译码器的仿真演示第65-66页
    4.5 本章小结第66-67页
第五章 基于以太网接口的Turbo码编译码系统的实现第67-73页
    5.1 整个系统的设计方案第67-68页
    5.2 整个系统的联调实现第68-71页
    5.3 系统测试仿真结果第71-72页
    5.4 本章小结第72-73页
第六章 总结与展望第73-75页
参考文献第75-79页
致谢第79-81页
作者简介第81-82页

论文共82页,点击 下载论文
上一篇:盘锦市生态旅游深度开发研究
下一篇:山西省吕梁市发展旅游促进经济转型对策的成效分析