首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

全并行—逐次逼近混合型模数转换器的设计与研究

致谢第7-8页
摘要第8-10页
ABSTRACT第10-11页
第一章 绪论第17-22页
    1.1 论文研究背景及意义第17-18页
    1.2 国内外研究现状第18-20页
        1.2.1 SAR ADC第19页
        1.2.2 Flash ADC第19-20页
        1.2.3 Flash-SARADC第20页
    1.3 论文的创新之处第20页
    1.4 论文的结构安排第20-22页
第二章 全并行—逐次逼近混合型ADC概述第22-36页
    2.1 全并行(Flash)ADC第22-24页
    2.2 逐次逼近型(SAR) ADC第24-30页
        2.2.1 SAR ADC结构和工作原理第24-26页
        2.2.2 二进制加权电容DAC结构的SAR ADC第26-30页
    2.3 ADC性能参数第30-35页
        2.3.1 静态参数第30-33页
        2.3.2 动态参数第33-35页
    2.4 总结第35-36页
第三章 全并行—逐次逼近混合型ADC的系统结构第36-49页
    3.1 Flash-SAR混合型ADC的系统结构第36-37页
    3.2 Flash-SAR混合型ADC的工作原理第37-39页
    3.3 Flash-SAR混合型ADC的误差分析第39-48页
        3.3.1 采样保持电路的非理想特性第39-43页
        3.3.2 热噪声第43-44页
        3.3.3 电容的失配第44-46页
        3.3.4 比较器的失调和噪声第46-48页
    3.4 总结第48-49页
第四章 电荷再分配型DAC开关切换策略研究第49-61页
    4.1 Monotonic开关切换策略第49-51页
    4.2 MCS开关切换策略第51-53页
    4.3 HCSR开关切换策略第53-59页
        4.3.1 高位电容跳过算法的工作原理第54-56页
        4.3.2 高位电容跳过算法的开关切换功耗第56-58页
        4.3.3 高位电容复用算法的工作原理和开关切换功耗第58-59页
    4.4 总结第59-61页
第五章 一种10bit 100MS/s Flash-SAR混合型ADC的设计与实现第61-82页
    5.1 关键电路设计第61-74页
        5.1.1 采样保持电路设计第61-64页
        5.1.2 比较器设计第64-68页
        5.1.3 异步时钟产生电路第68-69页
        5.1.4 SAR ADC控制逻辑第69-70页
        5.1.5 SAR ADC冗余校准第70-74页
    5.2 系统仿真第74-81页
        5.2.1 ADC输出波形仿真第75页
        5.2.2 ADC动态参数分析第75-80页
        5.2.3 ADC性能比较第80-81页
    5.3 总结第81-82页
第六章 总结与展望第82-84页
    6.1 工作总结第82-83页
    6.2 未来展望第83-84页
参考文献第84-89页
攻读硕士学位期间的学术活动及成果情况第89页

论文共89页,点击 下载论文
上一篇:基于机器视觉的内螺纹参数检测系统设计
下一篇:一种改善DC-DC开关变换器瞬态响应的补偿算法研究