摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-13页 |
·课题研究背景 | 第9-10页 |
·课题研究的意义 | 第10页 |
·论文内容与结构 | 第10-13页 |
第二章 雷达数字信号处理设计方案 | 第13-17页 |
·雷达数字信号处理芯片的描述 | 第13-15页 |
·求模,乒乓,恒虚警的介绍 | 第15-16页 |
·恒虚警及周边数据处理过程 | 第15-16页 |
·设计的目标 | 第16页 |
·本章小结 | 第16-17页 |
第三章 求模运算的原理及其实现方法 | 第17-25页 |
·求模的概念 | 第17页 |
·求模模块技术和方法 | 第17-24页 |
·CORDIC算法求模 | 第17-23页 |
·一维线性近似求模 | 第23-24页 |
·雷达数字信号处理求模模块的选择 | 第24页 |
·本章小结 | 第24-25页 |
第四章 恒虚警检测器 | 第25-35页 |
·恒虚警的概念 | 第25-26页 |
·恒虚警检测器分类介绍 | 第26-32页 |
·均值类恒虚警 | 第26-30页 |
·有序统计量类恒虚警 | 第30-32页 |
·其他常见的方法 | 第32页 |
·性能对比 | 第32-33页 |
·本章小结 | 第33-35页 |
第五章 排序电路的设计 | 第35-51页 |
·排序算法 | 第35-39页 |
·排序的概念 | 第35-36页 |
·排序分类 | 第36-37页 |
·排序算法的比较 | 第37-39页 |
·排序网络电路的实现分析 | 第39-43页 |
·双调排序电路 | 第39-43页 |
·排序网络的相关研究 | 第43页 |
·基于FIFO的排序电路实现 | 第43-50页 |
·基于FIFO结构的排序电路简介 | 第43页 |
·算法分析 | 第43-47页 |
·SBC设计 | 第47-50页 |
·本章小结 | 第50-51页 |
第六章 OSGO-CFARIP核的整体实现和验证综合 | 第51-66页 |
·整体实现及优化 | 第51-57页 |
·验证仿真 | 第57-62页 |
·恒虚警IP核的综合 | 第62-65页 |
·本章小结 | 第65-66页 |
第七章 结束语 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-71页 |
研究成果 | 第71-72页 |