摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-13页 |
·课题研究背景 | 第9-11页 |
·H.264 介绍 | 第9页 |
·DDR2 SDRAM 控制器的发展 | 第9-11页 |
·本工作内容及其意义 | 第11-12页 |
·论文章节安排 | 第12-13页 |
第二章 H.264 视频解码模块 | 第13-19页 |
·控制器接口设计中的一些基本概念 | 第13-15页 |
·视频图像的取样方式 | 第13-15页 |
·DDR2 SDRAM | 第15-18页 |
·小结 | 第18-19页 |
第三章 H.264 视频解码器存储器接口设计 | 第19-49页 |
·DDR2 存储器接口功能框图 | 第19-20页 |
·控制器接口 | 第20-32页 |
·控制器接口架构 | 第20页 |
·写数据通路 | 第20-24页 |
·读数据通路 | 第24-27页 |
·地址计算模块 | 第27页 |
·控制器接口 | 第27页 |
·控制器接口寄存器配置 | 第27-29页 |
·控制器接口时序 | 第29-32页 |
·DDR2 控制器 | 第32-47页 |
·用户接口模块 | 第33-35页 |
·参数配置模块 | 第35-37页 |
·控制模块访问方式 | 第37-42页 |
·phy 模块 | 第42-47页 |
·小结 | 第47-49页 |
第四章 用于 H264 的 DDR2 存储器接口验证 | 第49-61页 |
·验证平台 | 第49-50页 |
·验证方法及结果分析 | 第50-60页 |
·控制器接口验证 | 第50-54页 |
·DDR2 控制器验证 | 第54-56页 |
·地址对比验证 | 第56-57页 |
·数据对比验证 | 第57-60页 |
·小结 | 第60-61页 |
第五章 总结与展望 | 第61-63页 |
·总结 | 第61页 |
·展望 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-67页 |