基于CMOS工艺的低功耗IR-UWB通信系统芯片研究与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-8页 |
目录 | 第8-16页 |
第1章 绪论 | 第16-26页 |
·研究背景 | 第16-20页 |
·超宽带发展历史 | 第16页 |
·超宽带定义 | 第16-17页 |
·超宽带特点及应用 | 第17-20页 |
·超宽带技术研究现状及面临的挑战 | 第20-23页 |
·研究现状 | 第20-22页 |
·面临的挑战 | 第22-23页 |
·本文研究内容和贡献 | 第23-24页 |
·研究内容 | 第23-24页 |
·主要贡献和创新点 | 第24页 |
·论文结构 | 第24-26页 |
第2章 收发机射频前端系统结构介绍 | 第26-30页 |
·引言 | 第26页 |
·IR-UWB收发机系统结构 | 第26-28页 |
·小结 | 第28-30页 |
第3章 IR-UWB通信系统链路性能分析 | 第30-50页 |
·功率限制 | 第30-31页 |
·链路预算 | 第31-49页 |
·符合FCC规范的脉冲波形 | 第31-34页 |
·通信系统链路预算 | 第34-49页 |
·发射信号功率 | 第39-43页 |
·接收信号功率 | 第43-47页 |
·链路预算表 | 第47-49页 |
·小结 | 第49-50页 |
第4章 低功耗IR-UWB OOK发射机设计 | 第50-74页 |
·引言 | 第50页 |
·3~5GHz OOK发射机 | 第50-60页 |
·发射机总体结构 | 第50-51页 |
·各模块电路设计 | 第51-55页 |
·脉冲发生器 | 第51-52页 |
·带加速起振的开关控制振荡器 | 第52-54页 |
·输出驱动器 | 第54-55页 |
·版图及测试结果 | 第55-60页 |
·版图 | 第55-56页 |
·仿真及测试结果 | 第56-60页 |
·6~9GHz OOK发射机 | 第60-71页 |
·发射机总体结构 | 第60页 |
·各模块电路设计 | 第60-63页 |
·脉冲发生器 | 第60-61页 |
·开关控制振荡器 | 第61-62页 |
·差分转单端输出驱动器 | 第62-63页 |
·版图及测试结果 | 第63-71页 |
·版图及仿真结果 | 第63-65页 |
·测试结果 | 第65-71页 |
·小结 | 第71-74页 |
第5章 IR-UWB OOK非相干接收机设计 | 第74-98页 |
·非相干接收机结构及设计指标 | 第74-75页 |
·各模块电路设计 | 第75-94页 |
·低噪声放大器 | 第75-84页 |
·LNA设计指标 | 第75-76页 |
·常见宽带低噪声放大器结构 | 第76-79页 |
·提出的高增益宽带LNA | 第79-84页 |
·检波器 | 第84-90页 |
·常见的平方电路 | 第84-87页 |
·低功耗检波器设计 | 第87-90页 |
·限幅放大器 | 第90-93页 |
·比较器 | 第93-94页 |
·仿真结果 | 第94-96页 |
·小结 | 第96-98页 |
第6章 低位宽超高速模数转换器设计 | 第98-138页 |
·引言 | 第98-99页 |
·闪烁型ADC的误差分析 | 第99-102页 |
·2bit 4GS/s ADC设计 | 第102-126页 |
·设计指标 | 第102页 |
·电路总体结构 | 第102-104页 |
·各模块电路设计 | 第104-117页 |
·ADC核心电路 | 第104-110页 |
·输出接口电路 | 第110-114页 |
·时钟模块 | 第114-117页 |
·偏置电路 | 第117页 |
·版图及测试 | 第117-126页 |
·版图 | 第117-119页 |
·ADC测试板 | 第119-120页 |
·测试结果 | 第120-126页 |
·1bit 2GS/s ADC设计 | 第126-136页 |
·设计指标 | 第126页 |
·电路总体结构 | 第126-127页 |
·各模块电路设计 | 第127-128页 |
·ADC核心电路 | 第127-128页 |
·输出接口电路 | 第128页 |
·时钟模块和偏置电路 | 第128页 |
·版图及测试 | 第128-136页 |
·版图 | 第128-129页 |
·测试结果 | 第129-136页 |
·小结 | 第136-138页 |
第7章 总结与展望 | 第138-140页 |
·总结 | 第138-139页 |
·展望 | 第139-140页 |
参考文献 | 第140-150页 |
致谢 | 第150-152页 |
攻读博士学位期间发表的论文和研究经历 | 第152页 |